[發明專利]一種JTAG讀指令延時處理方法在審
| 申請號: | 202210177944.0 | 申請日: | 2022-02-24 |
| 公開(公告)號: | CN114546866A | 公開(公告)日: | 2022-05-27 |
| 發明(設計)人: | 潘菲;李泉泉;韓瓊磊;胡孔陽;章鈺;劉先博 | 申請(專利權)人: | 安徽芯紀元科技有限公司 |
| 主分類號: | G06F11/36 | 分類號: | G06F11/36;G06F11/267 |
| 代理公司: | 合肥律眾知識產權代理有限公司 34147 | 代理人: | 趙娟 |
| 地址: | 230000 安徽省合肥市高新*** | 國省代碼: | 安徽;34 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 jtag 指令 延時 處理 方法 | ||
1.一種JTAG讀指令延時處理方法,其特征在于,若上位機下發的有效讀指令在新的掃描鏈捕獲狀態到來時仍未返回有效讀數據,則上位機下發無效指令,直至上位機接收到有效的讀數據返回。
2.根據權利要求1所述的JTAG讀指令延時處理方法,其特征在于,無效指令為最高位為0的指令。
3.根據權利要求2所述的JTAG讀指令延時處理方法,其特征在于,JTAG模塊包括TAP狀態機、指令寄存器、旁路寄存器、調試掃描鏈,
所述TAP狀態機模塊兼容標準IEEE1149.1協議,根據狀態轉換控制指令寄存器及調試掃描鏈的寫入和讀出,完成調試指令的下發和返回數據的上傳;
所述指令寄存器,用于控制鏈路的選擇,通過TAP狀態機寫入指令寄存器,根據指令寄存器的寄存器值選擇接入旁路寄存器鏈或調試掃描鏈;
所述旁路寄存器,用于在多個芯片JTAG接口串聯情況下,旁路指定芯片的JTAG調試電路,激活待調試芯片的JTAG調試電路;
所述調試掃描鏈,用于在調試模式激活的情況下,完成仿真器下發指令的接收操作,以及上一輪指令返回值的上傳操作。
4.根據權利要求3所述的JTAG讀指令延時處理方法,其特征在于,調試掃描鏈連接有1個指令緩存單元和1個數據緩存單元。
5.根據權利要求4所述的JTAG讀指令延時處理方法,其特征在于,所述緩存單元為深度為32,寬度為65的同步fifo。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于安徽芯紀元科技有限公司,未經安徽芯紀元科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202210177944.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種超聲波水表自適應計量方法
- 下一篇:一種倒裝發光二極管芯片及制備方法





