[發明專利]用于輸入緩沖器功率節省的設備和方法在審
| 申請號: | 202180084785.3 | 申請日: | 2021-12-08 |
| 公開(公告)號: | CN116636138A | 公開(公告)日: | 2023-08-22 |
| 發明(設計)人: | 山下彰;淺木謙治 | 申請(專利權)人: | 美光科技公司 |
| 主分類號: | H03F3/183 | 分類號: | H03F3/183 |
| 代理公司: | 北京律盟知識產權代理有限責任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 輸入 緩沖器 功率 節省 設備 方法 | ||
描述用于在輸入緩沖器處節省功率的設備和方法。實例設備包含:輸入緩沖器,其包括耦合到一對串聯耦合的反相器的放大器;及去加重電路,其與所述一對串聯耦合的反相器中的一個并聯耦合到所述輸入緩沖器。所述去加重電路包括并聯耦合到電阻的多個晶體管。所述實例設備進一步包含輸入緩沖器控制電路,所述輸入緩沖器控制電路配置成基于延時設置而選擇性地啟用所述多個晶體管中的一個以調整所述一對反相器中的所述一個兩端的增益。
背景技術
歸因于半導體裝置之間的通信的高速性質,許多半導體裝置在發射器側上采用預加重電路以基于溝道的預期效應而預失真信號以用于在溝道上傳輸,和/或在接收器側上采用去加重電路以補償溝道的預期效應。去加重電路可在經由半導體裝置上的電路系統對信號進行解碼之前將信號幅度降低到正常電平。在一些常規實施方案中,去加重電路系統可針對特定頻率應用而設計和優化,從而使得難以或不可能將去加重電路重新用于其它頻率應用。因此,可能需要具有在多于一個頻率應用中控制或配置去加重電路系統的能力。
發明內容
本文中描述實例設備。實例設備可包含:輸入緩沖器,其耦合到端子且配置成接收輸入信號且提供具有增益的輸出信號;及去加重電路,其耦合到所述緩沖器且配置成基于延時設置而選擇性地調整所述輸入緩沖器的所述增益。另外或替代地,所述去加重電路可配置成當所述延時設置處于第一值時將所述輸入緩沖器的所述增益調整第一量,且當所述延時設置為第二值時將所述輸入緩沖器的所述增益調整第二量。另外或替代地,所述去加重電路可包含與所述輸入緩沖器的一部分并聯耦合的多個傳輸門,其中所述去加重電路配置成基于啟用所述多個傳輸門中的一或多個而調整所述輸入緩沖器的所述增益。在一些實例中,所述多個傳輸門是經由控制信號啟用的晶體管。另外或替代地,所述去加重電路可進一步配置成基于所述輸入緩沖器是否為單端差分輸入緩沖器而選擇性地調整所述輸入緩沖器的所述增益。另外或替代地,所述實例設備可進一步包含輸入緩沖器控制電路,所述輸入緩沖器控制電路配置成使得所述去加重電路基于所述延時設置及所述輸入緩沖器是配置為單端輸入緩沖器還是差分輸入緩沖器而調整所述輸入緩沖器的所述增益。另外或替代地,所述輸入緩沖器控制電路可配置成接收指示所述延時設置的模式寄存器設置,且使得所述去加重電路基于所述接收到的模式寄存器設置而調整所述輸入緩沖器的所述增益。另外或替代地,所述輸入緩沖器可包含放大器,其中通過限制所述放大器的電流消耗來進一步控制所述輸入緩沖器的所述增益。
另一實例設備可包含:輸入緩沖器,其包括耦合到一對串聯耦合的反相器的放大器;去加重電路,其與所述一對串聯耦合的反相器中的一個并聯耦合到所述輸入緩沖器,所述去加重電路包括并聯耦合到電阻的多個晶體管;及輸入緩沖器控制電路,其配置成基于延時設置而選擇性地啟用所述多個晶體管中的一個以調整所述一對反相器中的所述一個兩端的增益。在一些實例中,所述多個晶體管中的至少兩個可具有不同的溝道寬度。另外或替代地,當啟用所述晶體管時,所述一對串聯耦合的反相器中的所述一個兩端的增益可減小。另外或替代地,所述輸入緩沖器控制電路可配置成基于所述延時設置而通過限制所述放大器的電流消耗來調整所述放大器的增益。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于美光科技公司,未經美光科技公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202180084785.3/2.html,轉載請聲明來源鉆瓜專利網。





