[發明專利]包括PIPE5到PIPE4轉換器的系統及其方法在審
| 申請號: | 202111578272.6 | 申請日: | 2021-12-22 |
| 公開(公告)號: | CN115203099A | 公開(公告)日: | 2022-10-18 |
| 發明(設計)人: | 毛金良 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 北京路浩知識產權代理有限公司 11002 | 代理人: | 趙赫;王璇 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 包括 pipe5 pipe4 轉換器 系統 及其 方法 | ||
1.一種系統,包括:
高速PCIPIPE5控制器的物理接口,即PCIe PIPE5控制器的物理接口,包括多個媒體接入控制寄存器即多個MAC寄存器;
PIPE4裝置;以及
轉換器,包括通過消息總線接口聯接到所述PIPE5控制器的第一接口、通過PCIe鏈路聯接到所述PIPE4裝置的第二接口以及多個物理寄存器即多個PHY寄存器,
其中,當從所述PIPE5控制器接收到第一消息總線接口信號時,所述第一接口基于所述第一消息總線接口信號在所述多個PHY寄存器之中找到目標PHY寄存器,并且所述第二接口生成與所述目標PHY寄存器相關聯的第一鏈路接口信號并將所述第一鏈路接口信號輸出到所述PIPE4裝置,并且
其中,當從所述PIPE4裝置接收到第二鏈路接口信號時,所述第一接口基于所述第二鏈路接口信號在所述多個MAC寄存器之中找到目標MAC寄存器,并且基于所述第二鏈路接口信號來輸出第二消息總線接口信號以寫入所述目標MAC寄存器。
2.根據權利要求1所述的系統,其中所述第一消息總線接口信號和所述第二消息總線接口信號分別包括所述目標PHY寄存器和所述目標MAC寄存器的地址。
3.根據權利要求1所述的系統,其中所述第一鏈路接口信號包括由所述目標PHY寄存器的內容指示的至少一個信號。
4.根據權利要求1所述的系統,其中所述第一接口響應于所述第一消息總線接口信號而將消息總線響應傳輸到所述PIPE5控制器。
5.根據權利要求1所述的系統,其中所述第二鏈路接口信號包括待寫入所述目標MAC寄存器的數據,并且所述第二消息總線接口信號包括所述目標MAC寄存器的數據和地址。
6.根據權利要求1所述的系統,其中所述第一接口符合PIPE規范版本5.0,并且所述第二接口符合PIPE規范版本4.0。
7.根據權利要求1所述的系統,其中所述PIPE4裝置包括用于模擬和驗證的測試裝置。
8.一種聯接高速PCI PIPE5控制器與PIPE4裝置的方法,即聯接PCIe PIPE5控制器與PIPE4裝置的方法,所述方法包括:
提供轉換器,所述轉換器包括通過消息總線接口聯接到所述PIPE5控制器的第一接口、通過PCIe鏈路聯接到所述PIPE4裝置的第二接口以及多個物理寄存器即多個PHY寄存器,所述PIPE5控制器包括多個媒體接入控制寄存器即多個MAC寄存器;
當從所述PIPE5控制器接收到第一消息總線接口信號時,執行第一操作;并且
當從所述PIPE4裝置接收到第二鏈路接口信號時,執行第二操作,
其中所述第一操作包括:
通過所述第一接口,基于所述第一消息總線接口信號在所述多個PHY寄存器之中找到目標PHY寄存器;并且
通過所述第二接口,生成與所述目標PHY寄存器相關聯的第一鏈路接口信號并將所述第一鏈路接口信號輸出到所述PIPE4裝置,并且
其中所述第二操作包括:
通過所述第一接口,基于所述第二鏈路接口信號在所述多個MAC寄存器之中找到目標MAC寄存器;并且
通過所述第一接口,基于所述第二鏈路接口信號來輸出第二消息總線接口信號以寫入所述目標MAC寄存器。
9.根據權利要求8所述的方法,其中所述第一消息總線接口信號和所述第二消息總線接口信號分別包括所述目標PHY寄存器和所述目標MAC寄存器的地址。
10.根據權利要求8所述的方法,其中所述第一鏈路接口信號包括由所述目標PHY寄存器的內容指示的至少一個信號。
11.根據權利要求8所述的方法,進一步包括:
通過所述第一接口,響應于所述第一消息總線接口信號而將消息總線響應傳輸到所述PIPE5控制器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111578272.6/1.html,轉載請聲明來源鉆瓜專利網。





