[發(fā)明專利]用于基準電壓源的啟動電路及基準電壓源有效
| 申請?zhí)枺?/td> | 202111454784.1 | 申請日: | 2021-12-01 |
| 公開(公告)號: | CN114138049B | 公開(公告)日: | 2023-04-11 |
| 發(fā)明(設(shè)計)人: | 李天望 | 申請(專利權(quán))人: | 上海瓴瑞微電子有限公司 |
| 主分類號: | G05F3/26 | 分類號: | G05F3/26 |
| 代理公司: | 北京清大紫荊知識產(chǎn)權(quán)代理有限公司 11718 | 代理人: | 黎飛鴻;馮振華 |
| 地址: | 201306 上海市浦東新區(qū)中國(上*** | 國省代碼: | 上海;31 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 基準 電壓 啟動 電路 | ||
1.一種用于基準電壓源的啟動電路,其特征在于,所述啟動電路連接至所述基準電壓源的核心電流鏡電路,用于在所述基準電壓源的核心電流鏡電路處于死區(qū)時為所述核心電流鏡電路提供啟動電流,以啟動所述核心電流鏡電路,且當所述基準電壓源的核心電流鏡電路進入正常工作狀態(tài)后,所述啟動電路關(guān)斷;
所述啟動電路包括:第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第一PMOS管和第一三極管,其中:
所述第一NMOS管的柵極連接至所述核心電流鏡電路,其漏極連接至所述第三NMOS管的漏極,其源極經(jīng)由第一三極管接地,所述第一三極管的基極與集電極相連接并且接地;
所述第二NMOS管和所述第三NMOS管各自的柵極和漏極相連接;
所述第二NMOS管的漏極連接至所述第三NMOS管的源極,其源極連接至第一NMOS管的源極;
所述第四NMOS管的柵極連接至所述第五NMOS管的漏極,其漏極連接至電源電壓,其源極連接至所述核心電流鏡電路并且作為所述啟動電路的輸出端;
所述第五NMOS管的柵極和漏極相連接,并且其漏極連接至第一PMOS管的漏極,其源極連接至第三NMOS管的漏極;以及
所述第一PMOS管的源極連接至電源電壓,其柵極接地。
2.根據(jù)權(quán)利要求1所述的用于基準電壓源的啟動電路,其特征在于,所述核心電流鏡電路包括輸入節(jié)點,當所述核心電流鏡電路處于死區(qū)時,所述輸入節(jié)點處為低電平,當所述核心電流鏡電路處于正常工作狀態(tài)時,所述輸入節(jié)點處為高電平。
3.根據(jù)權(quán)利要求2所述的用于基準電壓源的啟動電路,其特征在于,所述第一NMOS管的柵極連接至所述核心電流鏡電路的輸入節(jié)點。
4.根據(jù)權(quán)利要求2所述的用于基準電壓源的啟動電路,其特征在于,所述第四NMOS管的源極連接至所述核心電流鏡電路的輸入節(jié)點。
5.根據(jù)權(quán)利要求1所述的用于基準電壓源的啟動電路,其特征在于,所述第一三極管為PNP型三極管。
6.一種基準電壓源,其特征在于,所述基準電壓源包括基準電壓源的核心電流鏡電路和啟動電路,所述啟動電路連接至所述基準電壓源的核心電流鏡電路,用于在所述基準電壓源的核心電流鏡電路處于死區(qū)時為所述核心電流鏡電路提供啟動電流,以啟動所述核心電流鏡電路,且當所述基準電壓源的核心電流鏡電路進入正常工作狀態(tài)后,所述啟動電路關(guān)斷;
所述啟動電路包括:第一NMOS管、第二NMOS管、第三NMOS管、第四NMOS管、第五NMOS管、第一PMOS管和第一三極管,其中:
所述第一NMOS管的柵極連接至所述核心電流鏡電路,其漏極連接至所述第三NMOS管的漏極,其源極經(jīng)由第一三極管接地,所述第一三極管的基極與集電極相連接并且接地;
所述第二NMOS管和所述第三NMOS管各自的柵極和漏極相連接;
所述第二NMOS管的漏極連接至所述第三NMOS管的源極,其源極連接至第一NMOS管的源極;
所述第四NMOS管的柵極連接至所述第五NMOS管的漏極,其漏極連接至電源電壓,其源極連接至所述核心電流鏡電路并且作為所述啟動電路的輸出端;
所述第五NMOS管的柵極和漏極相連接,并且其漏極連接至第一PMOS管的漏極,其源極連接至第三NMOS管的漏極;以及
所述第一PMOS管的源極連接至電源電壓,其柵極接地;
所述基準電壓源電路的核心電流鏡電路包括:第六NMOS管、第七NMOS管、第八NMOS管、第二PMOS管、第三PMOS管、第四PMOS管、第五PMOS管、第六PMOS管、第七PMOS管、第八PMOS管、第二三極管、第三三極管、第四三極管、以及第一電阻、第二電阻和第三電阻;
其中,所述第二PMOS管、第四PMOS管和第六PMOS管的柵極彼此相連且與第五PMOS管的漏極相連,其源極均連接至電源電壓,其漏極分別對應(yīng)連接至第三PMOS管、第五PMOS管和第七PMOS管的源極;
第三PMOS管、第五PMOS管、第七PMOS管和第八PMOS管的柵極彼此相連接,第三PMOS管的漏極經(jīng)由第一電阻R1連接至第二三極管;所述第二三極管的基極與集電極相連接并且接地,所述第三PMOS管的漏極作為基準電壓源的核心電流鏡電路的輸出端,用于輸出基準電壓;
第五PMOS管的漏極連接至第六NMOS管的漏極,第六NMOS管的源極經(jīng)由第三三極管接地,第六NMOS管的柵極與第一NMOS管、第七NMOS管和第八NMOS管的柵極彼此相連接;
第七PMOS管的漏極連接至第七NMOS管的漏極,第七NMOS管的柵極和漏極相連接,第七NMOS管的源極經(jīng)由第二電阻連接至第四三極管,所述第四三極管的基極與集電極相連接并且接地;
第八PMOS管的柵極和漏極相連接,其源極連接至電源電壓,其漏極連接至第八NMOS管的漏極,第八NMOS管的源極經(jīng)由第三電阻接地。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于上海瓴瑞微電子有限公司,未經(jīng)上海瓴瑞微電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111454784.1/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





