[發(fā)明專利]一種基于6T-SRAM的分離的計算裝置有效
| 申請?zhí)枺?/td> | 202111397966.X | 申請日: | 2021-11-24 |
| 公開(公告)號: | CN113823343B | 公開(公告)日: | 2022-02-22 |
| 發(fā)明(設(shè)計)人: | 喬樹山;陶皓;尚德龍;周玉梅 | 申請(專利權(quán))人: | 中科南京智能技術(shù)研究院 |
| 主分類號: | G11C11/413 | 分類號: | G11C11/413;G11C11/419 |
| 代理公司: | 北京高沃律師事務(wù)所 11569 | 代理人: | 杜陽陽 |
| 地址: | 211100 江蘇省南京市江寧*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 sram 分離 計算 裝置 | ||
本發(fā)明涉及一種基于6T?SRAM的分離的計算裝置,包括存算單元陣列,所述存算單元陣列包括矩陣式排列的存算單元;所述存算單元包括6T?SRAM、管M7、管M8和電容;各存算單元中,管M7的柵極連接6T?SRAM的權(quán)重存儲點,管M7的第一極連接輸入信號端,管M7的第二極連接電容的第一端和讀位線RBL,電容的第二端接地,管M8的柵極連接控制信號端,管M8的第一極和第二極均連接讀位線RBL;各列存算單元的讀位線RBL共線連接。本發(fā)明提高了計算結(jié)果的準(zhǔn)確性。
技術(shù)領(lǐng)域
本發(fā)明涉及存內(nèi)計算技術(shù)領(lǐng)域,特別是涉及一種基于6T-SRAM的分離的計算裝置。
背景技術(shù)
深度卷積神經(jīng)網(wǎng)絡(luò)(DCNNs)在人工智能等領(lǐng)域發(fā)展迅速,隨著它的逐步發(fā)展,需要越來越多的考慮尺寸的大小、效率、能耗等方面的問題。傳統(tǒng)的計算過程中,權(quán)重是在存儲器和運(yùn)算單元之間移動作用的,這不符合低功耗的要求。內(nèi)存計算(IMC)對DCNN加速越來越有吸引力。傳統(tǒng)的存算芯片多采用電壓或者電平進(jìn)行計算,并且單比特計算較多。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種基于6T-SRAM的分離的計算裝置,提高了計算結(jié)果的準(zhǔn)確性。
為實現(xiàn)上述目的,本發(fā)明提供了如下方案:
一種基于6T-SRAM的分離的計算裝置,包括存算單元陣列,所述存算單元陣列包括矩陣式排列的存算單元;所述存算單元包括6T-SRAM、管M7、管M8和電容;各存算單元中,管M7的柵極連接6T-SRAM的權(quán)重存儲點,管M7的第一極連接輸入信號端,管M7的第二極連接電容的第一端和讀位線RBL,電容的第二端接地,管M8的柵極連接控制信號端,管M8的第一極和第二極均連接讀位線RBL;各列存算單元的讀位線RBL共線連接;
當(dāng)存算單元進(jìn)行計算時,控制信號端輸入0,則管M8斷開;當(dāng)存算單元計算結(jié)束時,控制信號端輸入1,則管M8導(dǎo)通,各列存算單元中電容中存儲的電壓通過對應(yīng)的讀位線RBL輸出。
可選地,所述6T-SRAM包括管M1、管M2、管M3、管M4、管M5和管M6;管M1的第一極和管M2的第一極均與電源VDD連接,管M1的柵極分別與管M5的柵極、管M2的第二極、管M6的第一極和管M4的第一極連接,管M2的柵極分別與管M6的柵極、管M1的第二極、管M5的第一極和管M3的第一極連接,管M5的第二極和管M6的第二極連接,管M3的柵極和管M4的柵極均連接字線WL,管M3的第二極連接位線反BLB,管M4的第二極連接位線BL;管M1的第二極、管M5的第一極與管M3的第一極的共點連接處為權(quán)重存儲點。
可選地,一種基于6T-SRAM的分離的計算裝置還包括輸入和控制模塊,所述輸入和控制模塊用于為各行存算單元提供輸入信號和控制信號。
可選地,一種基于6T-SRAM的分離的計算裝置還包括字線驅(qū)動模塊,所述字線驅(qū)動模塊用于控制各行存算單元的字線。
可選地,一種基于6T-SRAM的分離的計算裝置還包括位線驅(qū)動模塊,所述位線驅(qū)動模塊用于控制各列存算單元的位線和位線反。
可選地,一種基于6T-SRAM的分離的計算裝置還包括乘累加讀出計算模塊,所述乘累加讀出計算模塊用于對各列存算單元對應(yīng)的讀位線RBL的輸出進(jìn)行模數(shù)轉(zhuǎn)換后輸出。
可選地,管M1和管M2均為PMOS管。
可選地,管M3、管M4、管M5、管M6、管M7和管M8均為NMOS管。
根據(jù)本發(fā)明提供的具體實施例,本發(fā)明公開了以下技術(shù)效果:
本發(fā)明通過控制信號控制管M8的斷開和導(dǎo)通,實現(xiàn)計算和輸出的分段控制,在不影響計算效率的情況下,使得各個計算之間不會產(chǎn)生干擾,提高了計算精確度。
附圖說明
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中科南京智能技術(shù)研究院,未經(jīng)中科南京智能技術(shù)研究院許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111397966.X/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





