[發(fā)明專利]QC-LDPC編碼方法、裝置及非暫時性計算機(jī)可讀介質(zhì)在審
| 申請?zhí)枺?/td> | 202111219885.0 | 申請日: | 2018-05-04 |
| 公開(公告)號: | CN113949389A | 公開(公告)日: | 2022-01-18 |
| 發(fā)明(設(shè)計)人: | 徐誠羿;李重佑;陳威任;邱茂清;提摩西·培林·費(fèi)雪-杰費(fèi)斯;陳儒雅;張晏碩 | 申請(專利權(quán))人: | 聯(lián)發(fā)科技股份有限公司 |
| 主分類號: | H03M13/11 | 分類號: | H03M13/11;H03M13/00;H04L1/00 |
| 代理公司: | 北京三友知識產(chǎn)權(quán)代理有限公司 11127 | 代理人: | 黨曉林 |
| 地址: | 中國臺灣新竹*** | 國省代碼: | 臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | qc ldpc 編碼 方法 裝置 暫時性 計算機(jī) 可讀 介質(zhì) | ||
1.一種準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,該方法包括以下步驟:
確定包含在低密度奇偶校驗(yàn)編碼的碼字中的信息比特的碼塊大小;
將所述碼塊大小與至少一個閾值進(jìn)行比較;
基于所述比較的結(jié)果確定Kb數(shù),其中Kb為一整數(shù),當(dāng)所述碼塊大小大于所述至少一個閾值時,所述Kb數(shù)為第一值,并且當(dāng)所述碼塊大小小于等于所述至少一個閾值時,所述Kb數(shù)為第二值,其中所述第一值不同于所述第二值;
基于碼率和所述Kb數(shù)確定Kp數(shù),其中Kp為一整數(shù);
當(dāng)所述Kb數(shù)為所述第一值時選擇基矩陣的第一部分或當(dāng)所述Kb數(shù)為所述第二值時選擇所述基矩陣的第二部分生成所述低密度奇偶校驗(yàn)編碼的奇偶校驗(yàn)矩陣,所述奇偶校驗(yàn)矩陣的信息部分是由M個第二方陣形成的第一矩陣,M等于Kp乘以Kb,所述Kb個第二方陣中的總列數(shù)等于所述碼塊大小的總比特數(shù),所述M個第二方陣中的一個或多個矩陣是循環(huán)置換矩陣;
生成所述奇偶校驗(yàn)矩陣;以及
基于所述奇偶校驗(yàn)矩陣操作低密度奇偶校驗(yàn)編碼器或低密度奇偶校驗(yàn)解碼器。
2.根據(jù)權(quán)利要求1所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,所述至少一個閾值包括第一閾值640比特,其中,當(dāng)所述碼塊大小大于所述第一閾值時,所述Kb數(shù)被確定為10。
3.根據(jù)權(quán)利要求1所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,所述至少一個閾值包括第一閾值640比特和第二閾值560比特,其中,當(dāng)所述碼塊大小小于或等于所述第一閾值并且大于所述第二閾值時,所述Kb數(shù)被確定為9。
4.根據(jù)權(quán)利要求1所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,所述至少一個閾值包括第一閾值560比特和第二閾值192比特,其中,當(dāng)所述碼塊大小小于或等于所述第一閾值并且大于所述第二閾值時,所述Kb數(shù)被確定為8。
5.根據(jù)權(quán)利要求1所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,所述至少一個閾值包括第一閾值192比特,其中,當(dāng)所述碼塊大小小于或等于所述第一閾值時,所述Kb數(shù)被確定為6。
6.根據(jù)權(quán)利要求1所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,所述循環(huán)置換矩陣位于所述第一矩陣的由采用的基圖指示的位置處。
7.根據(jù)權(quán)利要求6所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,該方法還包括:基于所述碼塊大小和初始傳輸?shù)拇a率中的至少一方選擇第一基圖或第二基圖作為所述采用的基圖。
8.根據(jù)權(quán)利要求7所述的準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼方法,其特征在于,當(dāng)所述碼塊大小小于或等于3840比特并且所述初始傳輸?shù)拇a率小于或等于0.67時,選擇所述第二基圖。
9.一種準(zhǔn)循環(huán)低密度奇偶校驗(yàn)編碼裝置,該裝置包括:
處理器和耦接至所述處理器的存儲器設(shè)備,所述存儲器設(shè)備包含指令集,所述指令集在由所述處理器執(zhí)行時,使所述處理器:
確定包含在低密度奇偶校驗(yàn)編碼的碼字中的信息比特的碼塊大小;
將所述碼塊大小與至少一個閾值進(jìn)行比較;
基于所述比較的結(jié)果確定Kb數(shù),其中Kb為一整數(shù),當(dāng)所述碼塊大小大于所述至少一個閾值時,所述Kb數(shù)為第一值,并且當(dāng)所述碼塊大小小于等于所述至少一個閾值時,所述Kb數(shù)為第二值,其中所述第一值不同于所述第二值;
基于碼率和所述Kb數(shù)確定Kp數(shù),其中Kp為一整數(shù);
當(dāng)所述Kb數(shù)為所述第一值時選擇基矩陣的第一部分或當(dāng)所述Kb數(shù)為所述第二值時選擇所述基矩陣的第二部分生成所述低密度奇偶校驗(yàn)編碼的奇偶校驗(yàn)矩陣,所述奇偶校驗(yàn)矩陣的信息部分是由M個第二方陣形成的第一矩陣,M等于Kp乘以Kb,所述Kb個第二方陣中的總列數(shù)等于所述碼塊大小的總比特數(shù),所述M個第二方陣中的一個或多個矩陣是循環(huán)置換矩陣;
生成所述奇偶校驗(yàn)矩陣;以及
基于所述奇偶校驗(yàn)矩陣操作低密度奇偶校驗(yàn)編碼器或低密度奇偶校驗(yàn)解碼器。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于聯(lián)發(fā)科技股份有限公司,未經(jīng)聯(lián)發(fā)科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111219885.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類
H03M 一般編碼、譯碼或代碼轉(zhuǎn)換
H03M13-00 用于檢錯或糾錯的編碼、譯碼或代碼轉(zhuǎn)換;編碼理論基本假設(shè);編碼約束;誤差概率估計方法;信道模型;代碼的模擬或測試
H03M13-01 .編碼理論基本假設(shè);編碼約束;誤差概率估算方法;信道模型;代碼的模擬或測試
H03M13-03 .用數(shù)據(jù)表示中的冗余項檢錯或前向糾錯,即碼字包含比源字更多的位數(shù)
H03M13-25 .由信號空間編碼進(jìn)行的檢錯或前向糾錯,即在信號叢中增加冗余項,例如梳狀編碼調(diào)制
H03M13-27 .應(yīng)用交錯技術(shù)的
H03M13-29 .合并兩個或多個代碼或代碼結(jié)構(gòu),例如乘積碼、廣義乘積碼、鏈接碼、內(nèi)層碼和外層碼
- 生成碼率兼容LDPC碼及HARQ方案的方法及裝置
- 編碼裝置和解碼裝置
- DTMB系統(tǒng)中32QAM及4QAM-NR的LDPC數(shù)據(jù)塊的同步方法
- 前向糾錯編、解碼方法、裝置及系統(tǒng)
- LDPC碼的校驗(yàn)矩陣的四環(huán)搜索方法及裝置
- 應(yīng)用LDPC編碼的數(shù)據(jù)傳輸方法及裝置
- 準(zhǔn)循環(huán)LDPC編譯碼方法、裝置及LDPC編譯碼器
- 一種基于同構(gòu)理論的規(guī)則準(zhǔn)循環(huán)LDPC碼構(gòu)造方法
- 一種支持任意碼長的LDPC碼實(shí)現(xiàn)方法
- 結(jié)合非標(biāo)準(zhǔn)6階調(diào)制與LDPC碼的編碼調(diào)制傳輸方法





