[發明專利]基于FPGA控制電路設計的圖像傳輸硬件系統有效
| 申請號: | 202111112405.0 | 申請日: | 2021-09-23 |
| 公開(公告)號: | CN113810740B | 公開(公告)日: | 2023-10-13 |
| 發明(設計)人: | 張慧敏 | 申請(專利權)人: | 重慶電子工程職業學院 |
| 主分類號: | H04N21/2343 | 分類號: | H04N21/2343;H04N21/4402;H04N21/4363 |
| 代理公司: | 北京科億知識產權代理事務所(普通合伙) 11350 | 代理人: | 湯牡丹 |
| 地址: | 401331 重*** | 國省代碼: | 重慶;50 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 fpga 控制 電路設計 圖像 傳輸 硬件 系統 | ||
1.基于FPGA控制電路設計的圖像傳輸硬件系統,包括FPGA開發板、CMOS圖像芯片、計算機、顯示器、圖像芯片外圍電路和FPGA外圍電路,其特征在于:所述FPGA開發板輸入端線路連接計算機的輸出端,所述FPGA開發板的輸出端線路連接顯示器的輸入端,所述FPGA開發板輸出端信號連接CMOS圖像芯片的輸入端,所述CMOS圖像芯片上連接圖像芯片外圍電路,所述FPGA開發板上連接FPGA外圍電路,FPGA開發板中設置有CMOS驅動模塊、MIPI CSI-2數據接收模塊和數據轉換與顯示控制模塊。
2.根據權利要求1所述的基于FPGA控制電路設計的圖像傳輸硬件系統,其特征在于:FPGA通過SCCB總線實現對CMOS圖像芯片的控制,通過MIPI CSI-2總線實現CMOS圖像數據的接收,并且FPGA配置mini HDMI接口連接到顯示器進行顯示測試,CMOS與FPGA分別由各自的外圍電路提供時鐘和穩定的驅動電壓。
3.根據權利要求2所述的基于FPGA控制電路設計的圖像傳輸硬件系統,其特征在于:采用可編程邏輯器件集成開發工具Vivado 2018.2進行邏輯電路設計,通過該軟件將編譯好的bit文件下載至Spartan-7 FPGA芯片中,采用Modelsim 10.4 SE軟件進行硬件電路的時序仿真,使用Verilog HDL硬件編程語言進行邏輯電路的設計以及仿真文件的編寫。
4.根據權利要求3所述的基于FPGA控制電路設計的圖像傳輸硬件系統,其特征在于:所述圖像芯片外圍電路輸出端線路連接OV5647圖像芯片,CMOS驅動模塊輸出端信號連接OV5647圖像芯片輸入端,MIPI CSI-2數據接收模塊輸入端信號連接OV5647圖像芯片輸出端,且MIPI CSI-2數據接收模塊輸出端信號連接數據轉換與顯示控制模塊輸入端,數據轉換與顯示控制模塊輸出端線路連接顯示器輸入端。
5.根據權利要求4所述的基于FPGA控制電路設計的圖像傳輸硬件系統,其特征在于:所述CMOS驅動模塊控制DOVDD、AVDD、DVDD和PWDN。
6.根據權利要求5所述的基于FPGA控制電路設計的圖像傳輸硬件系統,其特征在于:所述MIPI CSI-2數據接收模塊包括D-PHY層接收模塊、通道合并管理模塊和協議層數據解包模塊。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于重慶電子工程職業學院,未經重慶電子工程職業學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202111112405.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種機房服務器帶外信息管理裝置、方法及機房
- 下一篇:一種收線裝置





