[發明專利]基于微扇區基礎結構的邏輯結構在審
| 申請號: | 202110980812.7 | 申請日: | 2021-08-25 |
| 公開(公告)號: | CN114253602A | 公開(公告)日: | 2022-03-29 |
| 發明(設計)人: | S·R·阿特薩特;A·揚吉提;T·勒;S·鐘 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F9/22 | 分類號: | G06F9/22;G06F9/30 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 劉瑜 |
| 地址: | 美國加*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 扇區 基礎 結構 邏輯 | ||
本文描述的系統和方法可以涉及提供能夠使用微扇區粒度進行編程的動態可配置電路。此外,可以使用寫入操作來執行選擇性部分重新配置操作以在現有配置之上寫入新配置,從而選擇性地對可編程邏輯的一部分進行重新編程。n位數據寄存器(例如,1位數據寄存器)和/或控制電路可以啟用所描述的至少一些操作,該控制電路從設置在可編程邏輯的各部分之間的訪問寄存器接收數據和命令。
技術領域
本公開涉及使用布置在微扇區中的可編程結構的集成電路設備。
背景技術
本部分旨在向讀者介紹可能與本公開的各個方面相關的本領域的各個方面,這些方面在下面描述和/或要求保護。該討論被認為有助于為讀者提供背景信息以促進更好地理解本公開的各個方面。因此,應當理解,這些陳述應根據這一點來閱讀,而不是作為對現有技術的承認。
微電子的進步使得各種集成電路設備和通信技術的晶體管密度和帶寬不斷增加。事實上,一些先進的集成電路(例如,現場可編程門陣列(FPGA)或其它可編程邏輯器件)可能包括大量晶體管,這些晶體管使得越來越多種類繁多的可編程電路設計能夠被編程到可編程結構中以用于實現大量的不同功能。在一些情況下,由功能生成的數據可以被封包化并路由到其它設備或從其它設備路由以執行操作或傳送操作的結果。然而,由于可編程邏輯器件的電路設計可以由用戶針對特定應用定制,因此,在這些器件的邏輯結構中使用的相對大的基于扇區的寄存器可能會針對電路設計而對邏輯結構內的區域過度分配。
附圖說明
通過閱讀以下詳細描述并參考附圖,本公開的優點將變得顯而易見,其中:
圖1是根據實施例的用于對集成電路進行編程的系統的框圖;
圖2是根據實施例的圖1的集成電路的框圖;
圖3是根據實施例的包括圖1的集成電路和存儲器的應用系統的框圖;
圖4A是根據實施例的使用扇區分配實現的圖1的集成電路的可編程邏輯的框圖;
圖4B是根據實施例的使用微扇區分配實現的圖1的集成電路的可編程邏輯的框圖;
圖5是根據實施例的圖4B的可編程邏輯的框圖;
圖6是根據實施例的圖5的可編程邏輯的微扇區的框圖;
圖7是根據實施例的可編程邏輯的一部分和用于該可編程邏輯的一部分的至少一些控制電路的框圖;
圖8是根據實施例的圖6的行控制器和微扇區的框圖;
圖9是根據實施例的用于控制圖8的行控制器的操作的數據分組的圖示;
圖10是根據實施例的圖8的行控制器和微扇區的框圖;以及
圖11是根據實施例的用于對圖4B的可編程邏輯的部分重新配置的方法的流程圖。
具體實施方式
下面將描述本公開的一個或多個具體實施例。為了提供這些實施例的簡明描述,在說明書中并未描述實際實現方式的所有特征。應該意識到,在任何此類實際實現方式的開發中,就像在任何工程或設計項目中一樣,必須做出許多特定于實現方式的決策來實現開發人員的特定目標,例如遵守與系統相關和與業務相關的約束,這可能因實現方式而異。此外,應當意識到,這樣的開發工作可能是復雜和耗時的,但是對于受益于本公開的普通技術人員而言,它仍然是設計、裝配和制造的例行工作。本文提出和要求保護的技術被引用并應用于實際性質的實物和具體示例,它們明顯改善了當前的技術領域,并且因此,不是抽象的、無形的或純理論的。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110980812.7/2.html,轉載請聲明來源鉆瓜專利網。





