[發明專利]具有串接驅動電路的控制系統及其驅動方法在審
| 申請號: | 202110888371.8 | 申請日: | 2021-08-03 |
| 公開(公告)號: | CN114067727A | 公開(公告)日: | 2022-02-18 |
| 發明(設計)人: | 葉哲維;梁可駿;王裕翔;方詠仁;劉益全;蔡奕洋;方柏翔 | 申請(專利權)人: | 聯詠科技股份有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32;G09G3/36;G09G3/20 |
| 代理公司: | 深圳新創友知識產權代理有限公司 44223 | 代理人: | 江耀純 |
| 地址: | 中國臺*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 驅動 電路 控制系統 及其 方法 | ||
本發明公開了一種控制系統、驅動電路、以及驅動控制裝置的方法,所述控制系統包括多個串接的驅動電路,所述多個驅動電路包括一第一驅動電路及一第二驅動電路。該第一驅動電路包括一第一接收器、一第一傳輸器及一復制接收器,其中該第一傳輸器耦接于該第一接收器,該復制接收器耦接于該第一傳輸器的一輸出端。該第二驅動電路耦接于該第一驅動電路,并包括一第二接收器及一第二傳輸器,其中該第二接收器耦接于該第一傳輸器,該第二傳輸器耦接于該第二接收器。
技術領域
本發明涉及一種具有串接驅動電路的控制系統及其驅動方法,尤其涉及一種可在具有串接驅動電路的控制系統中執行的同步技術及其相關的同步方法。
背景技術
隨著控制系統需要處理的數據量逐漸提升,多晶片系統已成為無可或缺的方案,多晶片的設置使得大量的數據能夠順利處理。在多晶片系統中,晶片可互相耦接而形成串接結構,其中,每一晶片可從前一級的晶片接收信號,并將信號傳送至下一級。而傳送至系統中每一晶片的信號可用來實現特定目的,例如驅動面板發光或優化顯示圖像等。在此情形下,由于現有的顯示系統具有高解析度,使得單一晶片往往無法負荷大量的顯示數據,因而多晶片系統是更為可行的方案。
由于晶片依序串接的緣故,欲通過一晶片處理的信號通常來自于前一級的晶片,而信號從一晶片流向另一晶片會經過一段時間延遲,導致不同晶片接收的信號出現時間差。為使晶片能夠正常運作,信號的處理需要進行同步。舉例來說,在通過多晶片驅動面板的顯示系統中,由不同晶片輸出的顯示數據應互相同步。因此,如何在多晶片系統中同步晶片的運作已成為本領域的重要課題。
發明內容
因此,本發明的主要目的即在于提供一種由串接晶片組成的控制系統及其晶片間同步的驅動方法。
本發明的一實施例公開了一種控制系統,其包括多個串接的驅動電路。
該多個驅動電路包括一第一驅動電路及一第二驅動電路。該第一驅動電路包括一第一接收器、一第一傳輸器及一復制接收器,其中該第一傳輸器耦接于該第一接收器,該復制接收器耦接于該第一傳輸器的一輸出端。該第二驅動電路耦接于該第一驅動電路,并包括一第二接收器及一第二傳輸器,其中該第二接收器耦接于該第一傳輸器,該第二傳輸器耦接于該第二接收器。
本發明的另一實施例公開了一種控制系統,其包括多個串接的驅動電路。該多個驅動電路包括一第一驅動電路及一第二驅動電路。該第一驅動電路包括一第一接收器、一第一傳輸器及一第一延遲電路,其中該第一傳輸器耦接于該第一接收器,該第一延遲電路耦接于該第一接收器及該第一傳輸器之間。該第二驅動電路耦接于該第一驅動電路,并包括一第二接收器、一第二傳輸器及一第二延遲電路,其中該第二傳輸器耦接于該第二接收器,該第二延遲電路耦接于該第二接收器及該第二傳輸器之間。其中,該第一延遲電路及該第二延遲電路用來同步該第一驅動電路所輸出的一第一驅動信號與該第二驅動電路所輸出的一第二驅動信號。
本發明的另一實施例公開了一種用來驅動一控制裝置的方法,用于一控制系統,該控制系統具有多個串接的驅動電路,其包括一第一驅動電路及一第二驅動電路。該方法包括下列步驟:該第一驅動電路從一前級接收一第一信號;該第一驅動電路傳送該第一信號至該第二驅動電路;在該第一驅動電路及該第二驅動電路中,通過一第一延遲電路延遲該第一信號以產生一第二信號;在該第一驅動電路及該第二驅動電路中,在一第二延遲電路中從具有不同相位的多個時鐘信號當中選擇一時鐘信號;以及利用所選擇的該時鐘信號來控制輸出該第二信號至該控制裝置的時序,以同步該第一驅動電路及該第二驅動電路所輸出的該第二信號。
本發明的另一實施例公開了一種驅動電路,其包括一接收器、一傳輸器及一復制接收器。該傳輸器耦接于該接收器,該復制接收器耦接于該傳輸器的一輸出端。
本發明的另一實施例公開了一驅動電路,其包括一接收器、一傳輸器及一延遲電路。該傳輸器耦接于該接收器,該延遲電路耦接于該接收器及該傳輸器之間,用來輸出一驅動信號。其中,該延遲電路包括一選擇電路,該選擇電路耦接于多個正反器的輸出端。
附圖說明
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于聯詠科技股份有限公司,未經聯詠科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110888371.8/2.html,轉載請聲明來源鉆瓜專利網。





