[發(fā)明專利]一種占空比校準電路及方法在審
| 申請?zhí)枺?/td> | 202110698884.2 | 申請日: | 2021-06-23 |
| 公開(公告)號: | CN113364434A | 公開(公告)日: | 2021-09-07 |
| 發(fā)明(設(shè)計)人: | 海亞;劉飛;霍宗亮;葉甜春 | 申請(專利權(quán))人: | 中國科學院微電子研究所 |
| 主分類號: | H03K5/156 | 分類號: | H03K5/156 |
| 代理公司: | 北京集佳知識產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 柳虹 |
| 地址: | 100029 北京市朝陽*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 校準 電路 方法 | ||
1.一種占空比校準電路,其特征在于,包括:脈寬檢測模塊、脈寬擴展模塊、脈寬細調(diào)模塊和控制電路;
所述脈寬檢測模塊包括延遲鏈,所述延遲鏈串聯(lián)多個延遲單元,每個延遲單元包括一個或多個延遲路徑,前一個延遲路徑的總延遲時間小于后一個延遲路徑的總延遲時間,所述延遲鏈用于對待校準時鐘信號進行時間延遲;
所述脈寬檢測模塊,用于檢測所述待校準時鐘信號的頻率信息和脈寬信息,并且通過所述脈寬信息得到待校準時鐘信號的占空比信息;
所述控制電路,用于根據(jù)所述頻率信息確定所述延遲鏈中對應(yīng)的延遲路徑,根據(jù)所述占空比信息產(chǎn)生對所述待校準時鐘信號的占空比進行調(diào)整的調(diào)整信號;
所述脈寬擴展模塊和所述脈寬細調(diào)模塊,分別用于根據(jù)所述調(diào)整信號對所述待校準時鐘信號的占空比進行調(diào)整。
2.根據(jù)權(quán)利要求1所述的占空比校準電路,其特征在于,所述脈寬擴展模塊包括與所述延遲路徑數(shù)量相同的脈寬擴展路徑,所述脈寬細調(diào)模塊包括與所述延遲路徑數(shù)量相同的脈寬細調(diào)路徑;
所述控制電路,還用于根據(jù)所述頻率信息確定所述脈寬擴展模塊中對應(yīng)的脈寬擴展路徑和所述脈寬細調(diào)模塊中對應(yīng)的脈寬細調(diào)路徑;
所述脈寬擴展模塊,利用所述對應(yīng)的脈寬擴展路徑根據(jù)所述調(diào)整信號對所述待校準時鐘信號的占空比進行擴展;
所述脈寬細調(diào)模塊,利用所述對應(yīng)的脈寬細調(diào)路徑根據(jù)所述調(diào)整信號對所述待校準時鐘信號的占空比進行細調(diào)。
3.根據(jù)權(quán)利要求1所述的占空比校準電路,其特征在于,所述脈寬檢測模塊包括模式選擇模塊;
所述模式選擇模塊,用于確定所述脈寬檢測模塊是否處于鑒頻模式,所述鑒頻模式為檢測所述待校準時鐘信號的頻率信息的模式。
4.根據(jù)權(quán)利要求2所述的占空比校準電路,其特征在于,所述脈寬信息包括高電平脈寬信息和低電平脈寬信息;
所述脈寬檢測模塊,具體用于檢測所述待校準時鐘信號的高電平脈寬信息和低電平脈寬信息,并根據(jù)所述高電平脈寬信息和所述低電平脈寬信息確定所述待校準時鐘信號的占空比是否小于50%的結(jié)果;
所述控制電路,具體用于根據(jù)所述待校準時鐘信號的占空比是否小于50%的結(jié)果,配置占空比小于50%的待校準時鐘信號。
5.根據(jù)權(quán)利要求4所述的占空比校準電路,其特征在于,所述調(diào)整信號包括粗調(diào)碼和細調(diào)碼,所述控制電路,具體用于根據(jù)所述占空比信息產(chǎn)生對所述待校準時鐘信號進行調(diào)整的所述粗調(diào)碼和所述細調(diào)碼;
所述脈寬擴展模塊,利用所述對應(yīng)的脈寬擴展路徑根據(jù)所述粗調(diào)碼對所述待校準時鐘信號的占空比進行擴展;
所述脈寬細調(diào)模塊,利用所述對應(yīng)的脈寬細調(diào)路徑根據(jù)所述細調(diào)碼對所述待校準時鐘信號的占空比進行細調(diào)。
6.根據(jù)權(quán)利要求5所述的占空比校準電路,其特征在于,所述脈寬檢測模塊,具體用于根據(jù)所述占空比信息得到粗調(diào)完成標志信號和細調(diào)完成標志信號;
所述控制電路,具體用于根據(jù)所述粗調(diào)完成標志信號確定所述粗調(diào)碼以及根據(jù)所述粗調(diào)完成標志信號和所述細調(diào)完成標志信號確定所述細調(diào)碼。
7.根據(jù)權(quán)利要求4所述的占空比校準電路,其特征在于,所述脈寬檢測模塊,具體用于根據(jù)所述高電平脈寬信息確定所述延遲鏈中第i個延遲路徑的延遲時間是否大于所述待校準時鐘信號的時鐘周期,以便確定所述待校準時鐘信號的頻率信息對應(yīng)的標志信號;i為大于或等于1的正整數(shù);
所述控制電路,具體用于根據(jù)所述頻率信息對應(yīng)的標志信號確定所述延遲鏈中對應(yīng)的延遲路徑。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國科學院微電子研究所,未經(jīng)中國科學院微電子研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110698884.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





