[發明專利]一種配電站房AI人工智能分析處理系統及其方法有效
| 申請號: | 202110648615.5 | 申請日: | 2021-06-10 |
| 公開(公告)號: | CN113300468B | 公開(公告)日: | 2022-03-11 |
| 發明(設計)人: | 費章君;任廣振;于文學;彭克青;平紅 | 申請(專利權)人: | 南京征途信息技術有限公司 |
| 主分類號: | H02J13/00 | 分類號: | H02J13/00;G06V20/40;H04N7/18 |
| 代理公司: | 南京鑫之航知識產權代理事務所(特殊普通合伙) 32410 | 代理人: | 汪慶朋 |
| 地址: | 210000 江蘇省南京市雨*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 配電 ai 人工智能 分析 處理 系統 及其 方法 | ||
1.一種配電站房AI人工智能分析處理系統,其特征在于:包括基于AI微處理的數據處理電路(1)、基于GPU的視頻加速處理電路(2)、基于FPGA的中繼協調電路(3)、晶振時鐘電路(4)、無線通訊模塊(5)、串口通訊模塊(6)、PCI數據總線(7)、地址總線(8)、控制總線(9)、MOS驅動電路(10)、IGBT驅動電路(11)、晶閘管電子開關電路(12)、USB端口(13)、串口通訊端口(14)、HDMI接口(15)、DP接口(16)及VGA接口(17),其中所述基于AI微處理的數據處理電路(1)分別與PCI數據總線(7)、地址總線(8)、控制總線(9)連接,并通過PCI數據總線(7)與基于GPU的視頻加速處理電路(2)、基于FPGA的中繼協調電路(3)、無線通訊模塊(5)、串口通訊模塊(6)電氣連接,通過地址總線(8)分別與USB端口(13)、串口通訊端口(14)、HDMI接口(15)、DP接口(16)及VGA接口(17)連接,通過控制總線(9)分別與基于GPU的視頻加速處理電路(2)、基于FPGA的中繼協調電路(3)、晶振時鐘電路(4)、無線通訊模塊(5)、串口通訊模塊(6)、MOS驅動電路(10)、IGBT驅動電路(11)、晶閘管電子開關電路(12)電氣連接,所述基于GPU的視頻加速處理電路(2)另通過PCI數據總線(7)分別與基于FPGA的中繼協調電路(3)、HDMI接口(15)、DP接口(16)及VGA接口(17)電氣連接,所述基于FPGA的中繼協調電路(3)另分別與無線通訊模塊(5)、串口通訊模塊(6)、IGBT驅動電路(11)、晶閘管電子開關電路(12)電氣連接,所述MOS驅動電路(10)、IGBT驅動電路(11)相互并聯,并通過若干晶閘管電子開關電路(12)分別與PCI數據總線(7)、地址總線(8)、控制總線(9)、USB端口(13)、串口通訊端口(14)、HDMI接口(15)、DP接口(16)及VGA接口(17)電氣連接。
2.根據權利要求1所述的一種配電站房AI人工智能分析處理系統,其特征在于:所述的基于FPGA的中繼協調電路(3)包括FPGA處理電路、積分計算電路、微分計算電路、數據緩存電路、數據鎖存電路、濾波電路、放大電路、光電隔離電路、數模轉化電路,所述FPGA處理電路分別與積分計算電路、微分計算電路、數據緩存電路、數據鎖存電路電氣連接,所述積分計算電路、微分計算電路、數模轉化電路另與數據緩存電路、數據鎖存電路電氣連接,所述光電隔離電路若干并相互并聯,分別通過濾波電路、放大電路與數據緩存電路、數據鎖存電路及外部電路系統電氣連接。
3.根據權利要求1所述的一種配電站房AI人工智能分析處理系統,其特征在于:所述的基于AI微處理的數據處理電路(1)設視頻圖形識別系統,且視頻圖形識別系統另同時在基于GPU的視頻加速處理電路(2)、基于FPGA的中繼協調電路(3)中生成映射文件。
4.根據權利要求3所述的一種配電站房AI人工智能分析處理系統,其特征在于:所述的視頻圖形識別系統包括基于人工神經網絡系統的底層程序、分布式大數據平臺任務調度監控系統、二值化子計算函數、連通域計算函數、相似度計算函數、圖像識別處理算法,所述基于人工神經網絡系統的底層程序通過大數據平臺任務調度監控系統分別與二值化子計算函數、連通域計算函數、相似度計算函數、圖像識別處理算法及外部第三方數據素材庫建立數據連接。
5.根據權利要求4所述的一種配電站房AI人工智能分析處理系統,其特征在于:所述的連通域計算函數采用Two-Pass法、Seed-Filling種子填充法兩種算法中的任意一種或兩種共同使用。
6.根據權利要求1所述的一種配電站房AI人工智能分析處理系統,其特征在于:所述的晶振時鐘電路(4)另設至少一個時鐘分頻電路,且每個USB端口(13)、串口通訊端口(14)、HDMI接口(15)、DP接口(16)及VGA接口(17)均與一個時鐘分頻電路對應并連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于南京征途信息技術有限公司,未經南京征途信息技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110648615.5/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種紙卡靜電成像數字印刷裝置
- 下一篇:一種橡膠加工用滾筒底部的清理結構





