[發明專利]一種復雜可編程邏輯器件掃描方法和裝置在審
| 申請號: | 202110450227.6 | 申請日: | 2021-04-25 |
| 公開(公告)號: | CN113204508A | 公開(公告)日: | 2021-08-03 |
| 發明(設計)人: | 謝武志 | 申請(專利權)人: | 山東英信計算機技術有限公司 |
| 主分類號: | G06F13/38 | 分類號: | G06F13/38;G06F13/42;G06F8/656;G06F8/654 |
| 代理公司: | 北京連和連知識產權代理有限公司 11278 | 代理人: | 劉小峰;李紅蕭 |
| 地址: | 250101 山東省濟南市高新區*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 復雜 可編程 邏輯 器件 掃描 方法 裝置 | ||
本發明公開了一種復雜可編程邏輯器件掃描方法和裝置,方法包括:在CPLD中由輸入輸出管理模塊采集輸入輸出分組數據并通過UART模塊轉化為UART信號;使用通用的USB?UART轉換模塊將UART信號轉換為USB信號并發出;在上位機使用超級終端接收USB信號以獲取輸入輸出分組數據。本發明能夠方便地掃描CPLD管腳,快速分析電源時序狀態。
技術領域
本發明涉及計算機領域,更具體地,特別是指一種復雜可編程邏輯器件掃描方法和裝置。
背景技術
目前服務器架構,大多數都會使用CPLD(復雜可編程邏輯器件)來控制電源時序管理,主要原因在于CPLD是硬件式架構,每一個邏輯單元都是獨立運作,相比軟件式架構更加精確。而系統初期開發時,由于很多功能尚未開發完成,故有很多潛在性風險,若是開發初期遇到電源時序問題時,可以掃描CPLD管腳的方式來快速分析問題。
傳統大多數是透過JTAG(聯合測試行動組)接口來掃描CPLD管腳,需要有CPLD廠商提供之特定刻錄工具硬件,并且需要有該刻錄工具之驅動程序與應用程序軟件,才可使用JTAG掃描CPLD管腳之功能,因而使用不便。
針對現有技術中JTAG掃描CPLD軟硬件難以使用的問題,目前尚無有效的解決方案。
發明內容
有鑒于此,本發明實施例的目的在于提出一種復雜可編程邏輯器件掃描方法和裝置,能夠方便地掃描CPLD管腳,快速分析電源時序狀態。
基于上述目的,本發明實施例的第一方面提供了一種復雜可編程邏輯器件掃描方法,包括執行以下步驟:
在CPLD中由輸入輸出管理模塊采集輸入輸出分組數據并通過UART模塊轉化為UART信號;
使用通用的USB-UART轉換模塊將UART信號轉換為USB信號并發出;
在上位機使用超級終端接收USB信號以獲取輸入輸出分組數據。
在一些實施方式中,由輸入輸出管理模塊采集輸入輸出分組數據包括:使輸入輸出管理模塊連接到CPLD中的多個輸入輸出分組,并分別從每個輸入輸出分組收集輸入輸出分組數據。
在一些實施方式中,從每個輸入輸出分組收集輸入輸出分組數據包括:從每個輸入輸出分組收集CPLD各管腳的與電源時序相關的電平狀態。
在一些實施方式中,從每個輸入輸出分組收集輸入輸出分組數據還包括:從每個輸入輸出分組收集CPLD各管腳的與基礎輸入輸出系統、溫度、和調試相關的電平狀態。
在一些實施方式中,各管腳的電平狀態包括以下之一:低電平、高電平、高阻抗狀態。
在一些實施方式中,USB-UART轉換模塊為硬件轉換器或軟件模擬轉換器;硬件轉換器包括設置于CPLD外側的轉換線纜,軟件模擬轉換器包括設置在CPLD側或上位機側的轉換軟件。
在一些實施方式中,上位機包括部署有超級終端的windows或linux操作系統。
本發明實施例的第二方面提供了一種裝置,包括:
復雜可編程邏輯器件;
上位機;以及
控制器,存儲有可運行的程序代碼,控制器在運行程序代碼時執行以下步驟:
在CPLD中由輸入輸出管理模塊采集輸入輸出分組數據并通過UART模塊轉化為UART信號;
使用通用的USB-UART轉換模塊將UART信號轉換為USB信號并發出;
在上位機使用超級終端接收USB信號以獲取輸入輸出分組數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于山東英信計算機技術有限公司,未經山東英信計算機技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110450227.6/2.html,轉載請聲明來源鉆瓜專利網。





