[發明專利]處理MsgB調度的上行鏈路傳輸與動態SFI的沖突在審
| 申請號: | 202110412316.1 | 申請日: | 2021-04-16 |
| 公開(公告)號: | CN113543337A | 公開(公告)日: | 2021-10-22 |
| 發明(設計)人: | 熊崗 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | H04W72/04 | 分類號: | H04W72/04 |
| 代理公司: | 北京東方億思知識產權代理有限責任公司 11258 | 代理人: | 李麗 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理 msgb 調度 上行 傳輸 動態 sfi 沖突 | ||
1.一種用于用戶設備(UE)的裝置,包括:
射頻(RF)接口;以及
與所述RF接口耦合的處理電路,所述處理電路用于:
根據經由所述RF接口從下一代節點B(gNB)接收的半靜態時分雙工(TDD)下行鏈路/上行鏈路(DL/UL)配置,確定時隙中的靈活符號集;
解碼經由所述RF接口從所述gNB接收的MsgB中的隨機接入響應(RAR)消息,其中所述RAR消息包括fallbackRAR用于在所述時隙中的所述靈活符號集上調度所述UE的物理上行鏈路共享信道(PUSCH),或者包括successRAR用于在所述時隙中的所述靈活符號集上調度所述UE的物理上行鏈路控制信道(PUCCH);并且
使得在所述時隙中的所述靈活符號集上發送由所述fallbackRAR調度的所述PUSCH或者發送由所述successRAR調度的所述PUCCH。
2.如權利要求1所述的裝置,其中,由所述fallbackRAR調度的所述PUSCH的發送或者由所述successRAR調度的所述PUCCH的發送被允許覆蓋由所述半靜態TDD DL/UL配置表明的所述靈活符號集。
3.如權利要求1所述的裝置,其中,所述處理電路用于:
解碼經由所述RF接口從所述gNB接收的DCI格式2_0,其中所述DCI格式2_0包括動態時隙格式指示符(SFI)以表明所述時隙中的符號是DL符號、UL符號還是靈活符號。
4.如權利要求3所述的裝置,其中,所述動態SFI包括SFI索引字段以表明所述時隙中的符號是DL符號、UL符號還是靈活符號。
5.如權利要求3所述的裝置,其中,所述處理電路用于:
避免在由半靜態TDD DL/UL配置表明的所述所述靈活符號集中被所述動態SFI表明為DL符號的任何符號上發送由所述fallbackRAR調度的所述PUSCH或者發送由所述successRAR調度的所述PUCCH。
6.如權利要求3所述的裝置,其中,由所述fallbackRAR調度的所述PUSCH的發送或者由所述successRAR調度的所述PUCCH的發送被允許覆蓋由所述半靜態TDD DL/UL配置和所述動態SFI表明的靈活符號。
7.如權利要求3所述的裝置,其中,所述處理電路用于:
避免在由半靜態TDD DL/UL配置表明的所述所述靈活符號集中被所述動態SFI表明為DL符號的任何符號上發送由所述fallbackRAR調度的所述PUSCH或者發送由所述successRAR調度的所述PUCCH。
8.如權利要求1-6中任一項所述的裝置,其中,所述半靜態TDD DL/UL配置由高層信令使用參數tdd-UL-DL-ConfigurationCommon或tdd-UL-DL-ConfigurationDedicated來表明。
9.一種計算機可讀存儲介質,其上存儲有指令,所述指令當被用戶設備(UE)的處理電路執行時,使得所述UE:
根據從下一代節點B(gNB)接收的半靜態時分雙工(TDD)下行鏈路/上行鏈路(DL/UL)配置,確定時隙中的靈活符號集;
解碼從所述gNB接收的MsgB中的隨機接入響應(RAR)消息,其中所述RAR消息包括fallbackRAR用于在所述時隙中的所述靈活符號集上調度所述UE的物理上行鏈路共享信道(PUSCH),或者包括successRAR用于在所述時隙中的所述靈活符號集上調度所述UE的物理上行鏈路控制信道(PUCCH);并且
在所述時隙中的所述靈活符號集上發送由所述fallbackRAR調度的所述PUSCH或者由所述successRAR調度的所述PUCCH。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110412316.1/1.html,轉載請聲明來源鉆瓜專利網。





