[發明專利]一種基于USB3.0的FPGA與嵌入式平臺數據鏈接方法及系統在審
| 申請號: | 202110394287.0 | 申請日: | 2021-04-13 |
| 公開(公告)號: | CN113111028A | 公開(公告)日: | 2021-07-13 |
| 發明(設計)人: | 王銘宇;吳晨;王澤宇 | 申請(專利權)人: | 成都恒創新星科技有限公司 |
| 主分類號: | G06F15/17 | 分類號: | G06F15/17;G06F13/28;G06F13/42 |
| 代理公司: | 四川省成都市天策商標專利事務所 51213 | 代理人: | 張秀敏 |
| 地址: | 610000 四川省成都市中國(四川)自*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 usb3 fpga 嵌入式 平臺 數據 鏈接 方法 系統 | ||
1.一種基于USB3.0的FPGA與嵌入式平臺數據鏈接系統,其特征在于,包括嵌入式平臺、USB3.0接口芯片和FPGA,其中:
USB3.0接口芯片,通過USB連接器與嵌入式平臺連接,并與FPGA通信連接;
FPGA,包括依次通信連接的FPGA內部FIFO、DMA控制器、DDR控制器和DDR存儲器,FPGA內部FIFO與USB3.0接口芯片的內部FIFO通信連接;
嵌入式平臺,用于通過API提供的USB傳輸函數向嵌入式平臺發起USB傳輸請求;以及用于在DMA控制器控制下與FPGA通過USB進行數據交換。
2.利用如權利要求1所述的系統實現的一種基于USB3.0的FPGA與嵌入式平臺數據鏈接方法,其特征在于,包括:
步驟S100:在嵌入式平臺通過USB傳輸函數對需要讀取/寫入數據的FPGA端DDR地址發起USB傳輸請求;
步驟S200:FPGA收到USB傳輸請求后響應請求,將USB總線控制權交給DMA控制器;
步驟S300:DMA控制器控制數據在嵌入式平臺和FPGA之間通過USB傳輸,傳輸方向為嵌入式平臺-USB接口芯片-FPGA內部FIFO-DDR或DDR-FPGA內部FIFO-USB接口芯片-嵌入式平臺。
3.根據權利要求2所述的一種基于USB3.0的FPGA與嵌入式平臺數據鏈接方法,其特征在于,所述步驟S100具體包括:嵌入式平臺調用Python/C++提供的USB函數庫中的USB讀/寫函數,發起USB讀/寫請求,調用DMA控制器進行FPGA存儲器特定地址的讀寫。
4.根據權利要求3所述的一種基于USB3.0的FPGA與嵌入式平臺數據鏈接方法,其特征在于,所述步驟S300具體包括:
步驟S310:FPGA收到USB讀/寫請求后做出應答;
步驟S320:發送存儲器地址;
步驟S330:DMA控制嵌入式平臺與FPGA之間的USB數據傳輸;
步驟S340:完成該存儲器本地址的數據讀寫,判斷數據傳輸是否完成,若是,結束,否則修改存儲器地址,返回步驟S320。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都恒創新星科技有限公司,未經成都恒創新星科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110394287.0/1.html,轉載請聲明來源鉆瓜專利網。





