[發明專利]一種基于異構眾核架構的直接內存訪問編譯優化方法在審
| 申請號: | 202110381660.9 | 申請日: | 2021-04-09 |
| 公開(公告)號: | CN114217807A | 公開(公告)日: | 2022-03-22 |
| 發明(設計)人: | 周文浩;王飛;沈莉;肖謙;武文浩;李斌;趙美佳 | 申請(專利權)人: | 無錫江南計算技術研究所 |
| 主分類號: | G06F8/41 | 分類號: | G06F8/41;G06F9/50 |
| 代理公司: | 蘇州創元專利商標事務所有限公司 32103 | 代理人: | 王健 |
| 地址: | 214038 江蘇*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 異構眾核 架構 直接 內存 訪問 編譯 優化 方法 | ||
1.一種基于異構眾核架構的直接內存訪問編譯優化方法,其特征在于,包括以下步驟:
S1、通過調度原語cache_read,將張量數據由主存搬移到局存,具體如下:
S11、對結果張量B計算過程所依賴的張量數據A,為其定義局存副本AA,并通過調度原語cache_read將張量數據A由主存搬移到局存副本AA;
S12、將局存副本AA綁定到結果張量B計算過程的循環x的位置;
S2、通過調度原語pragma,將S11中的數據搬移操作改寫為DMA GET操作,具體如下:對于局存副本AA,將其數據搬移方式由循環load改寫為DMA GET操作;
S3、通過調度原語double_buffer,將S2中的DMA GET操作優化為雙緩沖模式,具體如下:
S31、如果不進行雙緩沖優化,則使用基本的異步DMA操作,則跳轉S4;
S32、如果需要進行雙緩沖優化,則在S2中調度原語pragma的基礎上,將局存副本AA的DMA GET操作優化為雙緩沖模式;
S4、通過調度原語pragma,在局存副本AA使用位置前插入回答字判斷操作,具體如下:
S41、對于S31的情況,在局存副本AA使用位置前插入基本回答字判斷操作;
S42、對于S32的情況,在局存副本AA使用位置前插入雙緩沖回答字判斷操作;
S5、通過調度原語cache_write,將結果張量B的局存副本BB由局存搬移至主存,具體如下:
S51、對結果張量B,為其定義局存副本BB,并且通過調度原語cache_write將局存副本BB搬移到結果張量B;
S52、將局存副本BB綁定到結果張量B計算過程的循環y的位置。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于無錫江南計算技術研究所,未經無錫江南計算技術研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110381660.9/1.html,轉載請聲明來源鉆瓜專利網。





