[發明專利]用于人工智能操作的存儲器裝置在審
| 申請號: | 202110333613.7 | 申請日: | 2021-03-29 |
| 公開(公告)號: | CN113467711A | 公開(公告)日: | 2021-10-01 |
| 發明(設計)人: | 樸山河 | 申請(專利權)人: | 華邦電子股份有限公司 |
| 主分類號: | G06F3/06 | 分類號: | G06F3/06 |
| 代理公司: | 北京同立鈞成知識產權代理有限公司 11205 | 代理人: | 宋興;黃健 |
| 地址: | 中國臺灣臺*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 人工智能 操作 存儲器 裝置 | ||
1.一種存儲器裝置,包括:
多個子陣列,其中所述子陣列中的每一個彼此電耦合;
行控制器,配置以控制所述子陣列中的至少一行;
列控制器,配置以控制所述子陣列中的至少一列;
多個感測放大器,適用于所述子陣列中的每一個,所述多個感測放大器在數據訪問操作期間啟用;
多個子字線驅動器,鄰近設置于所述子陣列中的每一個且提供對應于所述子陣列的驅動信號;以及
多個邏輯電路,設置于所述子陣列間,配置以執行所述數據訪問操作。
2.根據權利要求1所述的存儲器裝置,其中所述子陣列分為第一部分子陣列、第二部分子陣列、第三部分子陣列以及第四部分子陣列,
所述第一部分子陣列、所述第二部分子陣列、所述第三部分子陣列以及所述第四部分子陣列依序排列。
3.根據權利要求2所述的存儲器裝置,所述邏輯電路包括第一邏輯電路、第二邏輯電路、第三邏輯電路、第四邏輯電路以及第五邏輯電路,
所述第一邏輯電路在列方向上鄰近設置于所述第一部分子陣列,所述第二邏輯電路在所述列方向上設置于所述第一部分子陣列與所述第二部分子陣列之間,所述第三邏輯電路在所述列方向上設置于所述第二部分子陣列與所述第三部分子陣列之間,所述第四邏輯電路在所述列方向上設置于所述第三部分子陣列與所述第四部分子陣列之間,所述第五邏輯電路在所述列方向上與于所述第四部分子陣列鄰近設置。
4.根據權利要求1所述的存儲器裝置,其中所述子陣列分為第一部分子陣列和第二部分子陣列,
所述第一部分子陣列和所述第二部分子陣列依序排列。
5.根據權利要求4所述的存儲器裝置,所述邏輯電路包括第一邏輯電路、第二邏輯電路以及第三邏輯電路,
所述第一邏輯電路在列方向上鄰近設置于所述第一部分子陣列,所述第二邏輯電路在所述列方向上設置于所述第一部分子陣列與所述第二部分子陣列之間,且所述第三邏輯電路在所述列方向上與所述第二部分子陣列鄰近設置。
6.根據權利要求1所述的存儲器裝置,其中通過由鄰近于所述子陣列設置的所述邏輯電路邏輯地計算存儲在所述子陣列中的所述數據來執行所述子陣列中的所述數據訪問操作。
7.根據權利要求1所述的存儲器裝置,進一步包括:
多個局部數據線,配置以執行自所述子陣列中的每一個傳送所述數據于所述子陣列中的所述多個邏輯電路的所述數據訪問操作。
8.根據權利要求1所述的存儲器裝置,其中所述數據訪問操作為讀取操作、或寫入操作、或讀取和計算操作、或讀取和寫回操作、或讀取并寫入到所述存儲器裝置中的另一地址。
9.根據權利要求1所述的存儲器裝置,所述邏輯電路為乘積累加運算電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華邦電子股份有限公司,未經華邦電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110333613.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:基板處理設備
- 下一篇:虛像顯示裝置和光學單元





