[發明專利]一種芯片的時鐘樹規劃方法以及芯片在審
| 申請號: | 202110320506.0 | 申請日: | 2021-03-25 |
| 公開(公告)號: | CN113191112A | 公開(公告)日: | 2021-07-30 |
| 發明(設計)人: | 韓洋 | 申請(專利權)人: | 西安紫光國芯半導體有限公司 |
| 主分類號: | G06F30/396 | 分類號: | G06F30/396;G06F30/392;G06F30/394 |
| 代理公司: | 深圳市威世博知識產權代理事務所(普通合伙) 44280 | 代理人: | 黎堅怡 |
| 地址: | 710000 陜西省西安市西*** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 芯片 時鐘 規劃 方法 以及 | ||
1.一種芯片的時鐘樹規劃方法,其特征在于,所述方法包括:
基于當前工藝對應的片上變量、所述芯片的面積規劃每一時鐘域的區域范圍;
根據預設規則在每一所述時鐘域對應的區域范圍進行布線,以得到每一所述時鐘域的時鐘樹綜合;
將所有所述時鐘域的時鐘樹綜合進行拼接。
2.根據權利要求1所述的方法,其特征在于,所述基于當前工藝對應的片上變量、所述芯片的面積規劃每一時鐘域的區域范圍包括:
基于所述片上變量以及所述芯片的面積確定每一時鐘域的可行范圍;
確定所述可行范圍內的基本單元數量;
基于所述基本單元的數量,計算每一所述時鐘域的布線時間;
若每一所述時鐘域的布線時間之間的時間差不超過預定范圍,則所述時鐘域的可行范圍為所述時鐘域的區域范圍。
3.根據權利要求2所述的方法,其特征在于,所述方法還包括:
若每一所述時鐘域的布線時間之間的時間差超過預定范圍,則根據每一所述時鐘域的布線時間以及所述基本單元的重新規劃所述時鐘域的可行范圍,以使得重新規劃后的每一所述時鐘域的可行范圍的布線時間之間的時間差不超過預定范圍;重新規劃后的每一所述時鐘域的可行范圍為所述時鐘域的區域范圍。
4.根據權利要求1~3任一項所述的方法,其特征在于,所述根據預設規則在每一所述時鐘域對應的區域范圍進行布線,以得到每一所述時鐘域的時鐘樹綜合包括:
確定每一所述時鐘域對應的時鐘原點位置;
基于所述時鐘原點位置設置緩沖器;
基于所述緩沖器的位置在每一所述時鐘域的區域范圍內進行布線,以得到每一所述時鐘域的時鐘樹綜合。
5.根據權利要求4所述的方法,其特征在于,所述基于所述緩沖器的位置在每一所述時鐘域的區域范圍內進行布線,以得到每一所述時鐘域的時鐘樹綜合包括:
基于所述緩沖器的位置在每一所述時鐘域對應的區域范圍內進行布線,以得到每一所述時鐘域對應的主時鐘樹;
利用預設工具基于所述主時鐘樹生成時鐘樹枝干,進而得到每一所述時鐘域的時鐘樹綜合。
6.根據權利要求5所述的方法,其特征在于,所述基于所述緩沖器的位置在每一所述時鐘域對應的區域范圍內進行布線,以得到每一所述時鐘域對應的主時鐘樹包括:
判斷相鄰兩個緩沖器之間的距離;
若所述距離大于預設距離,則在相鄰的兩個緩沖器之間設置緩沖器。
7.根據權利要求6所述的方法,其特征在于,每一所述緩沖器包括至少兩個反相器;且每一所述緩沖器內兩個方向器的間距為150~250微米。
8.根據權利要求4所述的方法,其特征在于,所述將所有所述時鐘域的時鐘樹綜合進行拼接包括:
根據所述時鐘樹綜合確定對應所述時鐘域的時鐘接口;
將所述時鐘域的時鐘接口與相鄰的時鐘域的時鐘接口進行拼接。
9.根據權利8所述的方法,其特征在于,所述方法還包括:
對拼接后的時鐘接口處的接口信號進行跨時鐘域處理。
10.一種芯片,其特征在于,所述芯片包括時鐘樹,所述時鐘樹通過上述權利要求1~9任一項所述的時鐘樹規劃方法制成。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于西安紫光國芯半導體有限公司,未經西安紫光國芯半導體有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110320506.0/1.html,轉載請聲明來源鉆瓜專利網。





