[發(fā)明專利]具有晶體管器件和偏置電路的電子電路在審
| 申請(qǐng)?zhí)枺?/td> | 202110240065.3 | 申請(qǐng)日: | 2021-03-04 |
| 公開(kāi)(公告)號(hào): | CN113364440A | 公開(kāi)(公告)日: | 2021-09-07 |
| 發(fā)明(設(shè)計(jì))人: | 漢斯·韋伯;弗朗茨·希爾勒;馬泰奧-亞歷山德羅·庫(kù)特沙克;安德烈亞斯·里格勒爾 | 申請(qǐng)(專利權(quán))人: | 英飛凌科技奧地利有限公司 |
| 主分類號(hào): | H03K17/16 | 分類號(hào): | H03K17/16 |
| 代理公司: | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 康建峰;陳煒 |
| 地址: | 奧地利*** | 國(guó)省代碼: | 暫無(wú)信息 |
| 權(quán)利要求書(shū): | 查看更多 | 說(shuō)明書(shū): | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 晶體管 器件 偏置 電路 電子電路 | ||
1.一種電子電路,包括:
晶體管器件,其包括負(fù)載路徑和驅(qū)動(dòng)輸入端;
第一驅(qū)動(dòng)電路,其被配置成接收電源電壓并基于所述電源電壓生成用于所述晶體管器件的驅(qū)動(dòng)信號(hào);以及
偏置電路,其與所述晶體管器件的所述負(fù)載路徑并聯(lián)連接,
其中,所述偏置電路包括偏置電壓電路,所述偏置電壓電路被配置成接收所述電源電壓并基于所述電源電壓生成比所述電源電壓高的偏置電壓。
2.根據(jù)權(quán)利要求1所述的電子電路,其中,所述偏置電壓在20V至25V之間。
3.根據(jù)權(quán)利要求1所述的電子電路,
其中,所述偏置電壓在所述電源電壓的1.2倍至2.5倍之間,特別地在所述電源電壓的1.5倍至2倍之間。
4.根據(jù)前述權(quán)利要求中任一項(xiàng)所述的電子電路,還包括:
所述偏置電路中的至少一個(gè)電感器。
5.一種電子電路,包括:
晶體管器件,其包括負(fù)載路徑和驅(qū)動(dòng)輸入端;
偏置電路,其與所述晶體管器件的所述負(fù)載路徑并聯(lián)連接,
其中,所述偏置電路被配置成將提供偏置電壓的偏置電壓電路連接至所述晶體管器件的所述負(fù)載路徑,以及
其中,所述偏置電路包括至少一個(gè)電感器。
6.根據(jù)權(quán)利要求5所述的電子電路,
其中,所述電子電路還包括驅(qū)動(dòng)電路,所述驅(qū)動(dòng)電路被配置成接收電源電壓并基于所述電源電壓生成用于所述晶體管器件的驅(qū)動(dòng)信號(hào),以及
其中,所述偏置電壓等于所述電源電壓。
7.根據(jù)權(quán)利要求4至6中任一項(xiàng)所述的電子電路,
其中,由所述至少一個(gè)電感器提供的電感在5納亨至30納亨之間,特別地在10納亨至20納亨之間。
8.根據(jù)權(quán)利要求4至7中任一項(xiàng)所述的電子電路,其中,所述至少一個(gè)電感器被配置成具有升壓效果,使得由所述偏置電路施加至所述負(fù)載路徑的電壓達(dá)到的電壓水平是所述偏置電壓的電壓水平的至少1.2倍、至少1.5倍、至少2倍或至少3倍。
9.根據(jù)權(quán)利要求4至8中任一項(xiàng)所述的電子電路,
其中,所述至少一個(gè)電感器包括所述偏置電路中的至少一個(gè)分立電感器。
10.根據(jù)前述權(quán)利要求中任一項(xiàng)所述的電子電路,其中,所述偏置電路還包括:
電子開(kāi)關(guān);以及
整流器元件,
其中,所述偏置電壓電路、所述電子開(kāi)關(guān)和所述整流器元件串聯(lián)連接。
11.根據(jù)權(quán)利要求10所述的電子電路,還包括:
第二驅(qū)動(dòng)電路,其被配置成接收所述電源電壓并基于所述電源電壓生成用于所述電子開(kāi)關(guān)的驅(qū)動(dòng)信號(hào)。
12.根據(jù)前述權(quán)利要求中任一項(xiàng)所述的電子電路,
其中,所述晶體管器件是超結(jié)晶體管器件。
13.根據(jù)權(quán)利要求12所述的電子電路,
其中,所述晶體管器件具有耗盡電壓,以及
其中,所述偏置電壓是所述耗盡電壓的至少80%。
14.根據(jù)前述權(quán)利要求中任一項(xiàng)所述的電子電路,
其中,所述晶體管器件是第一晶體管器件,并且其中,所述偏置電路是第一偏置電路,以及
其中,所述電子電路還包括:
第二晶體管器件,其具有與所述第一晶體管器件串聯(lián)連接的負(fù)載路徑;
第二偏置電路,其與所述第二晶體管器件的負(fù)載路徑并聯(lián)連接,
其中,所述第二偏置電路被配置成從所述第一偏置電路接收所述偏置電壓。
15.根據(jù)前述權(quán)利要求中任一項(xiàng)所述的電子電路,
其中,所述電源電壓在10V至15V之間,特別地在11V至13V之間。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英飛凌科技奧地利有限公司,未經(jīng)英飛凌科技奧地利有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110240065.3/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。





