[發明專利]PCIe接口的設備枚舉方法、裝置、設備及存儲介質在審
| 申請號: | 202110155005.1 | 申請日: | 2021-02-04 |
| 公開(公告)號: | CN112835839A | 公開(公告)日: | 2021-05-25 |
| 發明(設計)人: | 王輝 | 申請(專利權)人: | 深圳市廣和通無線股份有限公司 |
| 主分類號: | G06F13/42 | 分類號: | G06F13/42 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 劉志紅 |
| 地址: | 518000 廣東省深圳市南山區西麗*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | pcie 接口 設備 枚舉 方法 裝置 存儲 介質 | ||
1.一種PCIe接口的設備枚舉方法,其特征在于,包括:
PCIe設備端在開機啟動的內核階段,檢測PCIe接口的物理鏈路狀態;
在所述物理鏈路狀態為未建立連接時,通過所述PCIe接口檢測預設枚舉信號且保持設備枚舉資源不釋放,并繼續完成所述PCIe設備端的開機啟動;
檢測到PCIe主機端發送的所述預設枚舉信號后,利用所述設備枚舉資源,與所述PCIe主機端完成所述PCIe接口的枚舉。
2.根據權利要求1所述的PCIe接口的設備枚舉方法,其特征在于,所述PCIe設備端在開機啟動的內核階段,檢測PCIe接口的物理鏈路狀態之前,還包括:
所述PCIe設備端在預設開機啟動階段,配置設備樹,選擇PCIe設備端模式。
3.根據權利要求2所述的PCIe接口的設備枚舉方法,其特征在于,所述PCIe設備端具體為高通5G M.2封裝模塊時,所述預設開機啟動階段具體為開機啟動的SBL階段。
4.根據權利要求1所述的PCIe接口的設備枚舉方法,其特征在于,還包括:
未檢測到所述預設枚舉信號時,按預設時間間隔檢測所述物理鏈路狀態;
在所述物理鏈路狀態為未建立連接時,繼續保持設備枚舉資源不釋放,并通過所述PCIe接口檢測所述預設枚舉信號。
5.根據權利要求1至4任一項所述的PCIe接口的設備枚舉方法,其特征在于,還包括:
在所述物理鏈路狀態為未建立連接時,通過所述PCIe接口輸出預設枚舉準備信號。
6.根據權利要求5所述的PCIe接口的設備枚舉方法,其特征在于,所述PCIe接口輸出預設枚舉準備信號,包括:
將所述PCIe接口的預設信號調整為低電平;其中,所述預設枚舉準備信號為低電平的所述預設信號。
7.根據權利要求6所述的PCIe接口的設備枚舉方法,其特征在于,所述PCIe設備端具體為高通5G M.2封裝模塊時,所述預設信號具體為PWAKE#信號,所述預設枚舉信號具體為PERST#中斷信號。
8.一種PCIe接口的設備枚舉裝置,其特征在于,應用于PCIe設備端,包括:
鏈路檢測單元,用于在開機啟動的內核階段,檢測PCIe接口的物理鏈路狀態;
信號檢測單元,用于在所述物理鏈路狀態為未建立連接時,通過所述PCIe接口檢測預設枚舉信號且保持設備枚舉資源不釋放,并繼續完成所述PCIe設備端的開機啟動;
枚舉單元,用于檢測到PCIe主機端發送的所述預設枚舉信號后,利用所述設備枚舉資源,與所述PCIe主機端完成所述PCIe接口的枚舉。
9.一種計算機設備,其特征在于,包括:
存儲器,用于存儲計算機程序;
處理器,用于執行所述計算機程序時實現如權利要求1至7任一項所述的PCIe接口的設備枚舉方法的步驟。
10.一種計算機可讀存儲介質,其特征在于,所述計算機可讀存儲介質上存儲有計算機程序,所述計算機程序被處理器執行時實現如權利要求1至7任一項所述的PCIe接口的設備枚舉方法的步驟。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市廣和通無線股份有限公司,未經深圳市廣和通無線股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110155005.1/1.html,轉載請聲明來源鉆瓜專利網。





