[發明專利]仿真邏輯系統設計的虛擬接口的方法及相關設備有效
| 申請號: | 202110100568.0 | 申請日: | 2021-01-26 |
| 公開(公告)號: | CN112434478B | 公開(公告)日: | 2021-04-27 |
| 發明(設計)人: | 沈辛平 | 申請(專利權)人: | 芯華章科技股份有限公司 |
| 主分類號: | G06F30/3308 | 分類號: | G06F30/3308 |
| 代理公司: | 北京風雅頌專利代理有限公司 11403 | 代理人: | 李莎 |
| 地址: | 211800 江蘇省南京*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 仿真 邏輯 系統 設計 虛擬 接口 方法 相關 設備 | ||
本公開提供一種仿真邏輯系統設計的虛擬接口的方法及相關設備。該方法包括:接收所述邏輯系統設計中虛擬接口的描述,所述虛擬接口用于與所述邏輯系統設計的物理接口交換數據;基于所述虛擬接口的描述,生成與所述虛擬接口關聯的句柄命令,所述句柄命令用于在運行所述邏輯系統設計時執行與所述虛擬接口相關的操作;以及,基于所述與所述虛擬接口關聯的句柄命令,對所述邏輯系統設計進行仿真。
技術領域
本公開涉及數據處理技術領域,尤其涉及一種仿真邏輯系統設計的虛擬接口的方法及相關設備。
背景技術
在集成電路的驗證領域,仿真一般是指將設計進行編譯之后在計算機上運行,以對設計的各種功能進行仿真測試。設計可以是,例如,用于供專門應用的集成電路(Application Specific Integrated Circuit,簡稱ASIC)或者片上系統芯片(System-On-Chip,簡稱SOC)的設計。因此,在仿真中被測試或驗證的設計又可以稱為待測設備(DeviceUnder Test,簡稱DUT)。
然而,在對設計進行仿真時,若設計中存在虛擬接口,編譯該設計將存在處理困難和消耗資源的問題。
發明內容
有鑒于此,本公開提出了一種仿真邏輯系統設計的虛擬接口的方法及相關設備。
本公開第一方面,提供了一種仿真邏輯系統設計的虛擬接口的方法,包括:接收所述邏輯系統設計中虛擬接口的描述,所述虛擬接口用于與所述邏輯系統設計的物理接口交換數據;基于所述虛擬接口的描述,生成與所述虛擬接口關聯的句柄命令,所述句柄命令用于在運行所述邏輯系統設計時執行與所述虛擬接口相關的操作;以及基于所述與所述虛擬接口關聯的句柄命令,對所述邏輯系統設計進行仿真。
本公開第二方面,提供了一種電子設備,包括存儲器、處理器及存儲在存儲器上并可在處理器上運行的計算機程序,所述處理器執行所述程序時實現如第一方面所述的方法。
本公開第三方面,提供了一種非暫態計算機可讀存儲介質,所述非暫態計算機可讀存儲介質存儲計算機指令,所述計算機指令用于使所述計算機執行第一方面所述的方法。
本公開實施例提供的仿真邏輯系統設計的虛擬接口的方法及相關設備,通過生成與虛擬接口關聯的句柄命令,從而在運行邏輯系統設計時可以基于該句柄命令執行與所述虛擬接口相關的操作,如此,則無需在編譯設計時消耗過多的系統資源來處理虛擬接口及其相關的信號,也不用在編譯階段處理因為虛擬接口產生的復雜信號,從而節約了編譯時間和算力消耗。
附圖說明
為了更清楚地說明本公開或現有技術中的技術方案,下面將對實施例或現有技術描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本公開,對于本領域普通技術人員來講,在不付出創造性勞動的前提下,還可以根據這些附圖獲得其他的附圖。
圖1A示出了本公開實施例所提供的一種電子設備的結構示意圖。
圖1B示出了根據本公開實施例的示例性編譯器的示意圖。
圖2示出了根據本公開實施例的仿真工具的示意圖。
圖3A示出了一段示例性代碼的示意圖。
圖3B示出了另一段示例性代碼的示意圖。
圖3C示出了又一段示例性代碼的示意圖。
圖4A示出了本公開實施例所提供的一種仿真工具的結構示意圖。
圖4B示出了根據本公開實施例的一種示例性句柄命令的示意圖。
圖4C示出了根據本公開實施例的另一種示例性句柄命令的示意圖。
圖4D示出了根據本公開實施例的又一種示例性句柄命令的示意圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于芯華章科技股份有限公司,未經芯華章科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110100568.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:指紋檢測的方法、裝置和電子設備
- 下一篇:一種管道雙目三維測量裝置





