[發明專利]用于多系統日志存取管理的方法、集成電路及可讀介質在審
| 申請號: | 202110084079.0 | 申請日: | 2021-01-21 |
| 公開(公告)號: | CN114817188A | 公開(公告)日: | 2022-07-29 |
| 發明(設計)人: | 張俊臣;李明瑞 | 申請(專利權)人: | 瑞昱半導體股份有限公司 |
| 主分類號: | G06F16/18 | 分類號: | G06F16/18;G06F3/06 |
| 代理公司: | 北京康信知識產權代理有限責任公司 11240 | 代理人: | 劉彬 |
| 地址: | 中國臺*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 系統 日志 存取 管理 方法 集成電路 可讀 介質 | ||
本發明提供用于多系統日志存取管理的方法、集成電路及可讀介質。該方法可包含:利用系統單芯片集成電路中的至少一處理器的多個局部電路分別運行多個系統;利用一第一局部電路執行至少一第一日志管理程序,以將至少一存儲器配置成多個環緩沖器、于一第一環緩沖器中記錄運行于該第一局部電路的一第一系統的一組第一日志、且將該多個環緩沖器所分別儲存的多組日志寫入一文件系統;以及利用至少一第二局部電路執行至少一第二日志管理程序,以于至少一第二環緩沖器中記錄運行于該至少一第二局部電路的至少一第二系統的至少一組第二日志。
技術領域
本發明系有關于一集成電路(Integrated circuit,IC)上的跨系統(cross-system)管理,尤指一種用來進行多系統(multi-system)日志(log)存取管理的方法、相關的系統單芯片(System on Chip,可簡稱SoC)集成電路(Integrated Circuit,可簡稱IC)以及非瞬時計算機可讀介質(non-transitory computer-readable medium)。
背景技術
一SoC IC可包含多個處理器以供實現不同的功能(例如系統控制、聲音相關功能等)。在該SoC IC的各種階段(phase)中,記錄該多個處理器的各自的日志可能是需要的。例如,在該SoC IC的設計時間、實驗室試運行(pilot run)階段及量產(production)試運行階段中,可能需要大量的日志,以供進行系統效能分析以及偵錯(debug)。在該SoC IC的量產階段中,可能也需要日志,以供找出系統當機(crash)的原因。由于該SoC IC可具備各種不同的功能,該SoC IC中的這些處理器可分別運行不同的系統。然而,可能發生某些問題。例如,該SoC IC可能僅僅保留這些處理器中的單處理器的日志或僅僅保留這些系統中的單一系統的日志,且因此缺乏通用的架構,以供獲取跨系統及多處理器的日志。又例如,這些處理器可能分別輸出日志至同一個控制面板(console),其中同時操作同一個控制臺可能需要加上鎖定機制,這可造成這些處理器互相等待,且因此拖慢了這些處理器的速度。再例如,在該SoC IC沒有接到控制臺、或者該SoC IC接到控制面板但一控制面板端主機故障的情況下,無法對該SoC IC進行相關分析。因此,需要一種新穎的方法及相關架構,以在沒有副作用或較不可能帶來副作用的狀況下實現具有可靠的日志處理機制的SoC IC。
發明內容
本發明的一目的在于提供一種用來進行多系統(multi-system)日志(log)存取管理的方法、相關的系統單芯片(System on Chip,SoC)集成電路以及非瞬時計算機可讀介質,以解決上述問題。
本發明的另一目的在于提供一種用來進行多系統日志存取管理的方法、相關的系統單芯片集成電路以及非瞬時計算機可讀介質,以確保多個系統的日志信息的記錄的完整性(completeness)、正確性及可用性(availability)。
本發明的至少一實施例提供一種用來進行多系統日志存取管理的方法,其中該方法是可應用于(applicable to)一系統單芯片集成電路。該方法可包含:利用該系統單芯片集成電路中的至少一處理器運行多個系統以控制該系統單芯片集成電路的操作,其中該至少一處理器包含多個局部電路,且該多個局部電路分別運行該多個系統;利用該多個局部電路中的一第一局部電路執行至少一第一日志管理程序,以將該系統單芯片集成電路中的至少一存儲器配置成分別對應于該多個局部電路的多個環緩沖器、于該多個環緩沖器中的一第一環緩沖器中記錄運行于該第一局部電路的一第一系統的一組第一日志,且將該多個環緩沖器所分別儲存的多組日志寫入一文件系統以成為至少一日志文件以供存取,其中該多個系統包含該第一系統,而該多組日志包含該組第一日志;以及利用該多個局部電路中的至少一第二局部電路執行至少一第二日志管理程序,以于該多個環緩沖器中的至少一第二環緩沖器中記錄運行于該至少一第二局部電路的至少一第二系統的至少一組第二日志,其中該多個系統包含該至少一第二系統,而該多組日志包含該至少一組第二日志。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞昱半導體股份有限公司,未經瑞昱半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110084079.0/2.html,轉載請聲明來源鉆瓜專利網。





