[發(fā)明專利]一種基于SPI控制器的BMC啟動(dòng)方法、裝置及設(shè)備有效
| 申請(qǐng)?zhí)枺?/td> | 202110019438.4 | 申請(qǐng)日: | 2021-01-07 |
| 公開(公告)號(hào): | CN112732616B | 公開(公告)日: | 2022-11-25 |
| 發(fā)明(設(shè)計(jì))人: | 王朝輝;劉同強(qiáng);鄒曉峰 | 申請(qǐng)(專利權(quán))人: | 蘇州浪潮智能科技有限公司 |
| 主分類號(hào): | G06F13/42 | 分類號(hào): | G06F13/42;G06F9/30;G06F9/445 |
| 代理公司: | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 張春輝 |
| 地址: | 215100 江蘇省蘇州市吳*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 spi 控制器 bmc 啟動(dòng) 方法 裝置 設(shè)備 | ||
1.一種基于SPI控制器的BMC啟動(dòng)方法,其特征在于,包括:
根據(jù)BMC ARM核心發(fā)送的寄存器修改指令,對(duì)第一線寬寄存器的數(shù)值進(jìn)行修改;
在監(jiān)測(cè)到所述第一線寬寄存器的數(shù)值不同于第二線寬寄存器的數(shù)值時(shí),將目標(biāo)寄存器的數(shù)值設(shè)置為目標(biāo)值;
在所述目標(biāo)寄存器的數(shù)值為所述目標(biāo)值的前提下,若接收到所述BMC ARM核心發(fā)送的第一線寬調(diào)整指令,則向Flash發(fā)送第二線寬調(diào)整指令,將SPI控制器的線寬模式和所述Flash的線寬模式同時(shí)調(diào)整為目標(biāo)線寬模式;
將所述Flash上的BMC啟動(dòng)程序搬移值DDR,以實(shí)現(xiàn)BMC啟動(dòng);
其中,所述第一線寬寄存器和所述第二線寬寄存器的初始數(shù)值相同;
所述第一線寬寄存器用于表示SPI控制器調(diào)整后的線寬模式,所述第二線寬寄存器用于表示SPI控制器調(diào)整前的線寬模式。
2.如權(quán)利要求1所述的方法,其特征在于,所述第一線寬寄存器包括第一地址寄存器、第一命令寄存器和第一數(shù)據(jù)寄存器;
相應(yīng)的,所述第二線寬寄存器包括第二地址寄存器、第二命令寄存器和第二數(shù)據(jù)寄存器。
3.如權(quán)利要求1所述的方法,其特征在于,所述寄存器修改指令與所述第一線寬調(diào)整指令相對(duì)應(yīng),所述向Flash發(fā)送第二線寬調(diào)整指令,包括:
根據(jù)所述第一線寬寄存器的數(shù)值生成第二線寬調(diào)整指令,向Flash發(fā)送所述第二線寬調(diào)整指令。
4.如權(quán)利要求1所述的方法,其特征在于,所述向Flash發(fā)送第二線寬調(diào)整指令,包括:
根據(jù)所述第一線寬調(diào)整指令生成第二線寬調(diào)整指令,向Flash發(fā)送所述第二線寬調(diào)整指令。
5.如權(quán)利要求1所述的方法,其特征在于,在所述將SPI控制器的線寬模式和所述Flash的線寬模式同時(shí)調(diào)整為目標(biāo)線寬模式之后,還包括:
將所述第一線寬寄存器的數(shù)值同步至所述第二線寬寄存器。
6.如權(quán)利要求1-5任意一項(xiàng)所述的方法,其特征在于,所述向Flash發(fā)送第二線寬調(diào)整指令,包括:
向Flash發(fā)送ENTER QUAD命令或EXIT QUAD命令,使所述Flash進(jìn)行二線模式和四線模式的切換;
或者,
通過對(duì)EVCR寄存器進(jìn)行寫操作,使所述Flash進(jìn)行二線模式和四線模式的切換。
7.一種基于SPI控制器的BMC啟動(dòng)裝置,其特征在于,包括:
寄存器修改模塊:用于根據(jù)BMC ARM核心發(fā)送的寄存器修改指令,對(duì)第一線寬寄存器的數(shù)值進(jìn)行修改;
寄存器設(shè)置模塊:用于在監(jiān)測(cè)到所述第一線寬寄存器的數(shù)值不同于第二線寬寄存器的數(shù)值時(shí),將目標(biāo)寄存器的數(shù)值設(shè)置為目標(biāo)值;
線寬調(diào)整模塊:用于在所述目標(biāo)寄存器的數(shù)值為所述目標(biāo)值的前提下,若接收到所述BMC ARM核心發(fā)送的第一線寬調(diào)整指令,則向Flash發(fā)送第二線寬調(diào)整指令,將SPI控制器的線寬模式和所述Flash的線寬模式同時(shí)調(diào)整為目標(biāo)線寬模式;
啟動(dòng)程序搬移模塊:用于將所述Flash上的BMC啟動(dòng)程序搬移值DDR,以實(shí)現(xiàn)BMC啟動(dòng);
其中,所述第一線寬寄存器和所述第二線寬寄存器的初始數(shù)值相同;
所述第一線寬寄存器用于表示SPI控制器調(diào)整后的線寬模式,所述第二線寬寄存器用于表示SPI控制器調(diào)整前的線寬模式。
8.一種基于SPI控制器的BMC啟動(dòng)設(shè)備,其特征在于,包括:
存儲(chǔ)器:用于存儲(chǔ)計(jì)算機(jī)程序;
處理器:用于執(zhí)行所述計(jì)算機(jī)程序,以實(shí)現(xiàn)如權(quán)利要求1-6任意一項(xiàng)所述的基于SPI控制器的BMC啟動(dòng)方法。
9.一種可讀存儲(chǔ)介質(zhì),其特征在于,所述可讀存儲(chǔ)介質(zhì)上存儲(chǔ)有計(jì)算機(jī)程序,所述計(jì)算機(jī)程序被處理器執(zhí)行時(shí)用于實(shí)現(xiàn)如權(quán)利要求1-6任意一項(xiàng)所述的基于SPI控制器的BMC啟動(dòng)方法。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于蘇州浪潮智能科技有限公司,未經(jīng)蘇州浪潮智能科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202110019438.4/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- SPI接口以及經(jīng)由SPI接口的串行通信方法
- VxWorks操作系統(tǒng)下實(shí)現(xiàn)驅(qū)動(dòng)SPI設(shè)備的方法和系統(tǒng)
- 一種解決SPI總線通信延時(shí)的SPI設(shè)備
- 一種基于FPGA的SPI接口配置方法
- 一種SPI ROM轉(zhuǎn)接板
- 一種高魯棒性SPI總線驅(qū)動(dòng)電路
- 基于ROM的SPI NOR FLASH識(shí)別方法、裝置、系統(tǒng)及存儲(chǔ)介質(zhì)
- 增強(qiáng)型SPI控制器以及操作SPI控制器的方法
- 一種基于SPI設(shè)備的信號(hào)驅(qū)動(dòng)系統(tǒng)及方法
- 一種多主一從的SPI安全通信裝置及通信方法
- 多主板服務(wù)器主基板管理控制器仲裁方法及系統(tǒng)
- 一種基于邏輯控制的BIOS和BMC備份方法
- 一種單臺(tái)、批量服務(wù)器BMC的遠(yuǎn)程刷新方法及系統(tǒng)
- 一種系統(tǒng)管理方法和裝置
- 一種BMC固件更新方法、系統(tǒng)、電子設(shè)備及存儲(chǔ)介質(zhì)
- 一種BMC參數(shù)配置方法、裝置、設(shè)備、介質(zhì)
- 一種服務(wù)器BMC刷新方法、系統(tǒng)、終端及存儲(chǔ)介質(zhì)
- 一種BMC啟動(dòng)方法、裝置、計(jì)算機(jī)設(shè)備及存儲(chǔ)介質(zhì)
- 一種主板的雙BMC管理系統(tǒng)
- 一種BMC固件升級(jí)方法、系統(tǒng)、設(shè)備及計(jì)算機(jī)存儲(chǔ)介質(zhì)





