[發(fā)明專利]一種新型啟動交換芯片的實現(xiàn)裝置在審
| 申請?zhí)枺?/td> | 202011521897.4 | 申請日: | 2020-12-21 |
| 公開(公告)號: | CN112612542A | 公開(公告)日: | 2021-04-06 |
| 發(fā)明(設(shè)計)人: | 李娜;陳雷;張永波;車德亮;李林;張奇榮 | 申請(專利權(quán))人: | 北京時代民芯科技有限公司;北京微電子技術(shù)研究所 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445;G06F1/12;G06F1/24;H04L12/861;H04L12/933;H04L12/947 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 臧春喜 |
| 地址: | 100076 北*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 新型 啟動 交換 芯片 實現(xiàn) 裝置 | ||
1.一種新型啟動交換芯片的實現(xiàn)裝置,其特征在于,包括:
時序控制模塊,用于產(chǎn)生同步時鐘信號、讀存儲器信號和當(dāng)片選信號;
數(shù)據(jù)存儲模塊,用于當(dāng)片選信號和讀存儲器信號有效時,將待讀取單元的地址寫入數(shù)據(jù)存儲模塊的內(nèi)部地址指針中,將讀取的數(shù)據(jù)隨著同步時鐘信號一起串行輸出;在對待讀取單元讀取完成后,內(nèi)部地址指針自動增加,指向下一個待讀取單元;
數(shù)據(jù)接收模塊,用于將從數(shù)據(jù)存儲模塊接收到的數(shù)據(jù)并行輸出至指令譯碼模塊;
指令譯碼模塊,用于對從數(shù)據(jù)接收模塊接收到的數(shù)據(jù)進行指令譯碼,得到寄存器地址、設(shè)備地址和16位數(shù)據(jù);
輸出控制模塊,用于對寄存器地址、設(shè)備地址和16位數(shù)據(jù)進行三選一輸出;
輸出模塊,用于將輸出控制模塊的三選一輸出轉(zhuǎn)換成串行信號后輸出。
2.根據(jù)權(quán)利要求1所述的新型啟動交換芯片的實現(xiàn)裝置,其特征在于,時序控制模塊,還用于:在接收到復(fù)位信號RST后,產(chǎn)生起始地址信號,將起始地址信號發(fā)送至數(shù)據(jù)存儲模塊,以便數(shù)據(jù)存儲模塊根據(jù)起始地址信號對內(nèi)部地址指針進行復(fù)位。
3.根據(jù)權(quán)利要求1所述的新型啟動交換芯片的實現(xiàn)裝置,其特征在于,時序控制模塊,包括:啟動控制單元和時鐘產(chǎn)生單元;其中,啟動控制單元,包括:與門and21_0、與門and21_1、與門and21_2、D觸發(fā)器dff_0、D觸發(fā)器dff_1、D觸發(fā)器dff_2、反向器inv_0、反向器inv_1、反向器inv_2、或門or31_0、或門or31_1、或門or31_2、或門or21_0和與非門nand31_0;
同步時鐘信號clk接觸發(fā)器dff_0、觸發(fā)器dff_1、觸發(fā)器dff_2的時鐘端;復(fù)位信號RST接接觸發(fā)器dff_0、觸發(fā)器dff_1、觸發(fā)器dff_2的復(fù)位端;輸入信號A和輸入使能信號en分別接與門and21_0的兩個輸入端,與門and21_0的輸出端接觸發(fā)器dff_0的數(shù)據(jù)端D,觸發(fā)器dff_0的輸出端Q接反相器inv_0輸入端;輸入信號B和輸入使能信號en分別接與門and21_1的兩個輸入端,與門and21_1的輸出端接觸發(fā)器dff_1的數(shù)據(jù)端D,觸發(fā)器dff_1的輸出端Q接反相器inv_1輸入端;輸入信號C和輸入使能信號en分別接與門and21_2的兩個輸入端,與門and21_2的輸出端接觸發(fā)器dff_2的數(shù)據(jù)端D,觸發(fā)器dff_2的輸出端Q接反相器inv_2輸入端;或門or31_0輸入端分別接反相器inv_0的輸出端、反相器inv_1的輸出端和觸發(fā)器dff_2的輸出端Q;或門or31_1輸入端分別接反相器inv_0的輸出端、反相器inv_2的輸出端和觸發(fā)器dff_1的輸出端Q;或門or31_2輸入端分別接反相器inv_1的輸出端、觸發(fā)器dff_0的輸出端Q和觸發(fā)器dff_2的輸出端Q;或門or21_0的輸入端分別接或門or31_1輸出端和輸入信號D;與非門nand31_0的輸入端分別接或門or31_0輸出端、或門or31_2輸出端和或門or21_0輸出端;與非門nand31_0的輸出端接輸出信號out;
時鐘產(chǎn)生單元,用于根據(jù)系統(tǒng)時鐘產(chǎn)生數(shù)據(jù)存儲模塊的同步時鐘信號。
4.根據(jù)權(quán)利要求1所述的新型啟動交換芯片的實現(xiàn)裝置,其特征在于,數(shù)據(jù)存儲模塊為串行可編程存儲器;數(shù)據(jù)存儲模塊的端口信號包括:同步時鐘信號clk、片選信號CS、數(shù)據(jù)輸入信號din、數(shù)據(jù)輸出信號dout;其中,當(dāng)片選信號CS有效時,輸入信號din的高三位為‘110’時,數(shù)據(jù)存儲模塊進入讀操作;輸入信號din的低6位為待讀取單元的首地址,將輸入信號din的低6位寫入到數(shù)據(jù)存儲模塊的內(nèi)部地址指針中,將讀取的數(shù)據(jù)隨著同步時鐘信號一起串行輸出。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京時代民芯科技有限公司;北京微電子技術(shù)研究所,未經(jīng)北京時代民芯科技有限公司;北京微電子技術(shù)研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011521897.4/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





