[發(fā)明專利]一種網(wǎng)格化容錯計算機平臺的監(jiān)控系統(tǒng)有效
| 申請?zhí)枺?/td> | 202011209830.7 | 申請日: | 2020-11-03 |
| 公開(公告)號: | CN112241352B | 公開(公告)日: | 2023-10-20 |
| 發(fā)明(設計)人: | 王萌;康曉東;馮非;趙熠;馮軍波;亢曉麗 | 申請(專利權(quán))人: | 中國航空工業(yè)集團公司西安航空計算技術(shù)研究所 |
| 主分類號: | G06F11/30 | 分類號: | G06F11/30;G06F11/00 |
| 代理公司: | 中國航空專利中心 11008 | 代理人: | 衛(wèi)媛媛 |
| 地址: | 710000 *** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 網(wǎng)格 容錯 計算機 平臺 監(jiān)控 系統(tǒng) | ||
本申請?zhí)峁┮环N網(wǎng)格化容錯計算機平臺的監(jiān)控系統(tǒng),所述系統(tǒng)包括主處理器A、主處理器B、系統(tǒng)I/O處理器電路A和系統(tǒng)I/O處理器電路B,其中:主處理器A通過主處理器A總線連接看門狗A?A、ID識別A?A、同步A、數(shù)據(jù)發(fā)送A、數(shù)據(jù)接收A、雙口存儲A?M、雙口存儲B?M;主處理器A連接嵌入式U盤A;主處理器B通過主處理器B總線連接看門狗B?A、ID識別B?A、同步B、數(shù)據(jù)發(fā)送B、數(shù)據(jù)接收B、雙口存儲A?S、雙口存儲B?S;主處理器B連接嵌入式U盤B,看門狗B?A。
技術(shù)領(lǐng)域
本申請涉及航空機載容錯計算機體系結(jié)構(gòu)技術(shù)領(lǐng)域,具體涉及一種網(wǎng)格化容錯計算機平臺的監(jiān)控系統(tǒng)。
背景技術(shù)
經(jīng)典冗余計算機系統(tǒng)以完整資源構(gòu)成的通道為核心實現(xiàn)容錯能力(如圖1所示),與單機系統(tǒng)相比可提升整機的安全與可靠工作特性,但由于獨立資源與通道概念捆綁,因此這種經(jīng)典的體系結(jié)構(gòu)對資源的利用率偏低,對產(chǎn)品可靠性的提升受限,僅單主處理器故障就會將其所屬通道完全切除,其未故障的局部資源不能得到有效利用;通道間僅存在交叉?zhèn)鬏旀溌罚坏┦t雙通道間將失去通信互聯(lián)而導致監(jiān)控能力喪失;主控制計算應用與計算機平臺通道仲裁都由通道內(nèi)主處理器完成,導致應用層軟件開發(fā)較復雜,用戶不能專注于核心控制應用的開發(fā);產(chǎn)品的系統(tǒng)功能集成度低,不能有效降低系統(tǒng)負荷。
發(fā)明內(nèi)容
為了解決上述技術(shù)問題,本申請?zhí)峁┮环N網(wǎng)格化容錯計算機平臺的監(jiān)控系統(tǒng),能夠提高產(chǎn)品的系統(tǒng)功能集成度,有效降低系統(tǒng)負荷。
本申請?zhí)峁┮环N網(wǎng)格化容錯計算機平臺的監(jiān)控系統(tǒng),所述系統(tǒng)包括主處理器A、主處理器B、系統(tǒng)I/O處理器電路A和系統(tǒng)I/O處理器電路B,其中:
主處理器A通過主處理器A總線連接看門狗A-A、ID識別A-A、同步A、數(shù)據(jù)發(fā)送A、數(shù)據(jù)接收A、雙口存儲A-M、雙口存儲B-M;主處理器A連接嵌入式U盤A;
主處理器B通過主處理器B總線連接看門狗B-A、ID識別B-A、同步B、數(shù)據(jù)發(fā)送B、數(shù)據(jù)接收B、雙口存儲A-S、雙口存儲B-S;主處理器B連接嵌入式U盤B,看門狗B-A;;
系統(tǒng)I/O處理器電路A通過局部雙口存儲器A總線連接雙口存儲A-M、雙口存儲A-S;系統(tǒng)I/O處理器電路A通過系統(tǒng)I/O處理器A總線連接ID識別A-B、看門狗A-B、系統(tǒng)I/O輸出A、輸出監(jiān)控A、故障綜合監(jiān)控A-B,ID識別A-B、內(nèi)部電源A監(jiān)控;
系統(tǒng)I/O處理器電路B通過局部雙口存儲器B總線連接雙口存儲B-M、雙口存儲B-S;系統(tǒng)I/O處理器電路B通過系統(tǒng)I/O處理器B總線連接ID識別B-B、看門狗B-B、系統(tǒng)I/O輸出B、輸出監(jiān)控B、故障綜合監(jiān)控B-B、ID識別B-B、內(nèi)部電源B監(jiān)控。
具體的,主處理器A通過USB總線連接嵌入式U盤A。
具體的,主處理器B通過如USB總線連接嵌入式U盤B。
具體的,看門狗A-A、ID識別A-A輸出的監(jiān)控結(jié)果信號連接故障綜合監(jiān)控A-A,故障綜合監(jiān)控A-A的輸出指示信號連接故障綜合監(jiān)控B-A。
具體的,ID識別B-A輸出的監(jiān)控結(jié)果信號連接故障綜合監(jiān)控B-A。
具體的,故障綜合監(jiān)控A-A的輸出指示信號連接故障綜合監(jiān)控A-A。
具體的,外部電源A監(jiān)控的輸出指示信號連接故障綜合監(jiān)控A-B,故障綜合監(jiān)控A-B的輸出信號連接控制開關(guān)KA-A、控制開關(guān)KA-B;系統(tǒng)I/O輸出A所輸出的信號、KA-A開關(guān)輸出信號、KA-B開關(guān)輸出信號連接輸出監(jiān)控A,故障綜合監(jiān)控A--B輸出指示信號連接故障綜合監(jiān)控B-B。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國航空工業(yè)集團公司西安航空計算技術(shù)研究所,未經(jīng)中國航空工業(yè)集團公司西安航空計算技術(shù)研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011209830.7/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





