[發明專利]像素驅動電路以及顯示裝置在審
| 申請號: | 202011154381.0 | 申請日: | 2020-10-26 |
| 公開(公告)號: | CN112201200A | 公開(公告)日: | 2021-01-08 |
| 發明(設計)人: | 李艷 | 申請(專利權)人: | TCL華星光電技術有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32;G09G3/3225 |
| 代理公司: | 深圳紫藤知識產權代理有限公司 44570 | 代理人: | 何輝 |
| 地址: | 518132 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 像素 驅動 電路 以及 顯示裝置 | ||
1.一種像素驅動電路,其特征在于,包括數據輸入模塊、調整模塊以及發光模塊;
所述數據輸入模塊接入掃描信號和第一數據信號,用于在所述掃描信號的控制下將所述第一數據信號輸出至所述發光模塊;
所述調整模塊接入第一控制信號和第二數據信號,用于在所述第一控制信號的控制下將所述第二數據信號輸出至所述發光模塊;
所述發光模塊接入所述第一數據信號、所述第二數據信號、電源電壓以及第二控制信號,用于在所述第二控制信號的控制下,根據所述第一數據信號和所述第二數據信號調整發光亮度。
2.根據權利要求1所述的像素驅動電路,其特征在于,所述數據輸入模塊包括第一晶體管和電容;
所述第一晶體管的柵極接入所述掃描信號,所述第一晶體管的源極接入所述第一數據信號,所述第一晶體管的漏極電性連接于第一節點,所述電容的第一端電性連接于所述第一節點,所述電容的第二端接地。
3.根據權利要求2所述的像素驅動電路,其特征在于,所述調整模塊包括第二晶體管;
所述第二晶體管的柵極接入所述第一控制信號,所述第二晶體管的源極接入所述第二數據信號,所述第二晶體管的漏極電性連接于所述第一節點。
4.根據權利要求3所述的像素驅動電路,其特征在于,所述發光模塊包括第三晶體管、第四晶體管以及發光器件;
所述第三晶體管的柵極電性連接于所述第一節點,所述第三晶體管的源極接地,所述第三晶體管的漏極電性連接于所述發光器件的第二端,所述第四晶體管的柵極接入所述第二控制信號,所述第四晶體管的源極接入所述電源電壓,所述第四晶體管的漏極電性連接于所述發光器件的第一端。
5.根據權利要求4所述的像素驅動電路,其特征在于,所述第一晶體管、所述第二晶體管、所述第三晶體管以及所述第四晶體管均為同種類型的晶體管。
6.根據權利要求5所述的像素驅動電路,其特征在于,所述像素驅動電路包括第一工作模式和第二工作模式;
在所述第一工作模式下,所述第一控制信號為低電位,所述發光模塊根據所述第一數據信號發光;
在所述第二工作模式下,所述第一控制信號為高電位,所述發光模塊根據所述第一數據信號和所述第二數據信號調整發光亮度。
7.根據權利要求6所述的像素驅動電路,其特征在于,在所述第二工作模式下,所述像素驅動電路的驅動時序包括第一數據寫入階段、第一發光階段、第二數據寫入階段以及第二發光階段;
在所述第一數據寫入階段,所述掃描信號為高電位,所述第一控制信號和所述第二控制信號均為低電位;
在所述第一發光階段,所述第二控制信號為高電位,所述掃描信號和所述第一控制信號均為低電位;
在所述第二數據寫入階段,所述第一控制信號為高電位,所述掃描信號和所述第二控制信號均為低電位;
在所述第二發光階段,所述第二控制信號為高電位,所述掃描信號和所述第一控制信號均為低電位。
8.根據權利要求7所述的像素驅動電路,其特征在于,所述第二發光階段的時間長度大于所述第一發光階段的時間長度。
9.根據權利要求1所述的像素驅動電路,其特征在于,所述第二數據電壓的電壓值大于或小于所述第一數據電壓的電壓值。
10.一種顯示裝置,其特征在于,包括權利要求1至9任一項所述的像素驅動電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于TCL華星光電技術有限公司,未經TCL華星光電技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011154381.0/1.html,轉載請聲明來源鉆瓜專利網。





