[發明專利]顯示面板及其驅動方法以及顯示裝置在審
| 申請號: | 202011150068.X | 申請日: | 2020-10-23 |
| 公開(公告)號: | CN112150964A | 公開(公告)日: | 2020-12-29 |
| 發明(設計)人: | 袁永;李杰良 | 申請(專利權)人: | 廈門天馬微電子有限公司 |
| 主分類號: | G09G3/30 | 分類號: | G09G3/30;G09G3/32;G09G3/3225 |
| 代理公司: | 北京品源專利代理有限公司 11332 | 代理人: | 孟金喆 |
| 地址: | 361101 福建*** | 國省代碼: | 福建;35 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 顯示 面板 及其 驅動 方法 以及 顯示裝置 | ||
1.一種顯示面板,其特征在于,包括:
像素電路和發光元件;
所述像素電路包括驅動模塊、數據寫入模塊、發光控制模塊以及偏置模塊;
所述驅動模塊用于為所述發光元件提供驅動電流,所述驅動模塊包括驅動晶體管;
所述數據寫入模塊連接于所述驅動晶體管的源極,用于選擇性地為所述驅動模塊提供數據信號;
所述發光控制模塊用于選擇性允許所述發光元件進入發光階段;其中,
所述發光控制模塊的控制端連接至發光控制信號線,用于接收發光控制信號,所述偏置模塊連接于所述驅動晶體管的漏極與所述發光控制信號線之間;
所述像素電路的工作過程包括偏置階段,在所述偏置階段,所述偏置模塊根據所述發光控制信號調節所述驅動晶體管的漏極電位。
2.根據權利要求1所述的顯示面板,其特征在于,
所述像素電路的工作過程還包括至少一非偏置階段;
在所述偏置階段,所述驅動晶體管的柵極電壓為Vg1,源極電壓為Vs1,漏極電壓為Vd1;
在所述非偏置階段,所述驅動晶體管的柵極電壓為Vg2,源極電壓為Vs2,漏極電壓為Vd2;其中,
|Vg1-Vd1|<|Vg2-Vd2|。
3.根據權利要求1所述的顯示面板,其特征在于,
所述像素電路的工作過程還包括至少一非偏置階段;
在所述偏置階段,所述驅動晶體管的柵極電壓為Vg1,源極電壓為Vs1,漏極電壓為Vd1;
在所述非偏置階段,所述驅動晶體管的柵極電壓為Vg2,源極電壓為Vs2,漏極電壓為Vd2;其中,
(Vg1-Vd1)×(Vg2-Vd2)<0。
4.根據權利要求3所述的顯示面板,其特征在于,
Vd1-Vg1>Vg2-Vd2>0。
5.根據權利要求3所述的顯示面板,其特征在于,
所述偏置階段的時間長度為t1,所述非偏置階段的時間長度為t2,其中,
(∣Vg1-Vd1∣﹣∣Vg2-Vd2∣)×(t1-t2)<0。
6.根據權利要求2或者3所述的顯示面板,其特征在于,
所述非偏置階段為所述顯示面板的發光階段。
7.根據權利要求1所述的顯示面板,其特征在于,
所述發光控制模塊中的晶體管與所述驅動晶體管同為PMOS晶體管;
在所述偏置階段,所述發光控制信號線接收高電平信號,在所述偏置模塊的作用下,所述高電平信號抬高所述驅動晶體管漏極的電壓;或者,
所述發光控制模塊中的晶體管與所述驅動晶體管同為NMOS晶體管;
在所述偏置階段,所述發光控制信號線接收低電平信號,在所述偏置模塊的作用下,所述低電平信號拉低所述驅動晶體管漏極的電壓。
8.根據權利要求1所述的顯示面板,其特征在于,
所述像素電路還包括補償模塊;
所述補償模塊連接于所述驅動晶體管的柵極與所述驅動晶體管的漏極之間,用于補償所述驅動晶體管的閾值電壓;其中,
在所述偏置階段,所述補償模塊保持關斷。
9.根據權利要求8所述的顯示面板,其特征在于,
所述顯示面板的一幀畫面時間內,所述像素電路的工作過程包括前置階段和發光階段;其中,
在至少一幀畫面時間內,所述像素電路的前置階段包括所述偏置階段。
10.根據權利要求9所述的顯示面板,其特征在于,
所述前置階段包括所述偏置階段和中間階段;
在所述偏置階段,所述補償模塊關斷;
在所述中間階段,所述補償模塊開啟;
所述偏置階段在所述中間階段之前進行,或者,
所述偏置階段在所述中間階段之后進行。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于廈門天馬微電子有限公司,未經廈門天馬微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011150068.X/1.html,轉載請聲明來源鉆瓜專利網。





