[發明專利]設備控制方法、裝置、存儲介質及電子設備在審
| 申請號: | 202011097742.2 | 申請日: | 2020-10-14 |
| 公開(公告)號: | CN112163396A | 公開(公告)日: | 2021-01-01 |
| 發明(設計)人: | 劉君 | 申請(專利權)人: | OPPO廣東移動通信有限公司 |
| 主分類號: | G06F30/392 | 分類號: | G06F30/392;G06F30/394;G06F30/398;G11C11/413;G06F115/02 |
| 代理公司: | 深圳翼盛智成知識產權事務所(普通合伙) 44300 | 代理人: | 李漢亮 |
| 地址: | 523860 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 設備 控制 方法 裝置 存儲 介質 電子設備 | ||
本申請公開了一種設備控制方法、裝置、存儲介質及電子設備。該設備控制方法包括:獲取多個靜態隨機存取存儲器的坐標;獲取最優路徑算法;利用所述最優路徑算法,計算將所有的所述靜態隨機存取存儲器的坐標串連起來的最短路徑;按照所述最短路徑對所有的所述靜態隨機存取存儲器進行依次串連。本申請可以提高芯片設計的自動化程度。
技術領域
本申請屬于電子設備技術領域,尤其涉及一種設備控制方法、裝置、存儲介質及電子設備。
背景技術
隨著移動互聯網電子設備的快速普及,市場對高性能、低功耗的片上系統(Systemon a Chip,SoC)芯片的需求越來越大。在相關技術中,可以使用電子設計自動化(Electronic design automation,EDA)軟件來完成芯片的功能設計、綜合、驗證、物理設計(包括布局、布線、版圖等)等流程的設計。然而,相關技術中,使用電子設計自動化軟件來進行芯片設計時自動化程度較低。
發明內容
本申請實施例提供一種的方法、裝置、存儲介質及電子設備,可以提高芯片設計的自動化程度。
第一方面,本申請實施例提供一種設備控制方法,包括:
獲取多個靜態隨機存取存儲器的坐標;
獲取最優路徑算法;
利用所述最優路徑算法,計算將所有的所述靜態隨機存取存儲器的坐標串連起來的最短路徑;
按照所述最短路徑對所有的所述靜態隨機存取存儲器進行依次串連。
第二方面,本申請實施例提供一種設備控制裝置,包括:
獲取模塊,用于獲取多個靜態隨機存取存儲器的坐標;以及獲取最優路徑算法;
計算模塊,用于利用所述最優路徑算法,計算將所有的所述靜態隨機存取存儲器的坐標串連起來的最短路徑;
串連模塊,用于按照所述最短路徑對所有的所述靜態隨機存取存儲器進行依次串連。
第三方面,本申請實施例提供一種存儲介質,其上存儲有計算機程序,當所述計算機程序在計算機上執行時,使得所述計算機執行本申請實施例提供的設備控制方法中的流程。
第四方面,本申請實施例還提供一種電子設備,包括存儲器,處理器,所述處理器通過調用所述存儲器中存儲的計算機程序,用于執行本申請實施例提供的設備控制方法中的流程。
在本申請實施例中,電子設備可以獲取多個靜態隨機存取存儲器的坐標以及最優路徑算法。之后,電子設備可以利用該最優路徑算法計算出將所有的靜態隨機存取存儲器的坐標串連起來的最短路徑,并按照該最短路徑對所有的靜態隨機存取存儲器進行依次串連。由于本申請實施例可以利用最優路徑算法來自動生成將所有的靜態隨機存取存儲器串連起來的最短路徑,而不需芯片設計人員手動規劃將所有的靜態隨機存取存儲器串連起來的路徑。因此,本申請實施例可以提高芯片設計的自動化程度。
附圖說明
下面結合附圖,通過對本申請的具體實施方式詳細描述,將使本申請的技術方案及其有益效果顯而易見。
圖1是本申請實施例提供的設備控制方法的流程示意圖。
圖2是相關技術中使用雙軌設計的靜態隨機存取存儲器的內部結構示意圖。
圖3是各片靜態隨機存取存儲器的端口的串連示意圖。
圖4是本申請實施例提供的設備控制方法的另一流程示意圖。
圖5至圖6是本申請實施例提供的設備控制方法的場景示意圖。
圖7是本申請實施例提供的設備控制裝置的結構示意圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于OPPO廣東移動通信有限公司,未經OPPO廣東移動通信有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011097742.2/2.html,轉載請聲明來源鉆瓜專利網。





