[發(fā)明專利]一階無存儲器動態(tài)元件匹配技術(shù)在審
| 申請?zhí)枺?/td> | 202011074702.6 | 申請日: | 2020-10-09 |
| 公開(公告)號: | CN112653461A | 公開(公告)日: | 2021-04-13 |
| 發(fā)明(設(shè)計)人: | A·巴爾;R·辛格;V·特里帕蒂 | 申請(專利權(quán))人: | 意法半導(dǎo)體國際有限公司 |
| 主分類號: | H03M1/06 | 分類號: | H03M1/06 |
| 代理公司: | 北京市金杜律師事務(wù)所 11256 | 代理人: | 董莘 |
| 地址: | 瑞士*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一階 存儲器 動態(tài) 元件 匹配 技術(shù) | ||
1.一種電路,包括:
交叉開關(guān)矩陣,具有:輸入,所述輸入被配置為接收溫度計編碼信號;以及輸出,所述輸出被配置為輸出數(shù)據(jù)加權(quán)平均信號,其中在所述交叉開關(guān)矩陣的所述輸入和所述輸出之間的切換由交叉選擇信號控制;
數(shù)據(jù)寄存器,被配置為鎖存所述輸出數(shù)據(jù)加權(quán)平均信號,以及生成經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號;以及
控制電路,被配置為接收所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號,并且根據(jù)所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的位確定在所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號內(nèi)發(fā)生結(jié)束邏輯轉(zhuǎn)換的位位置,以及生成所述交叉選擇信號以控制在所述交叉開關(guān)矩陣的所述輸入和所述輸出之間的切換,以選擇在所述輸出數(shù)據(jù)加權(quán)平均信號內(nèi)發(fā)生開始邏輯轉(zhuǎn)換的位位置。
2.根據(jù)權(quán)利要求1所述的電路,其中所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號包括多個位,并且其中所述控制電路包括組合邏輯電路,所述組合邏輯電路被配置為對所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的所述多個位進行邏輯組合,以檢測發(fā)生所述結(jié)束邏輯轉(zhuǎn)換的所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的所述位位置。
3.根據(jù)權(quán)利要求2所述的電路,其中所述組合邏輯電路包括多個AND門,每個AND門具有:第一輸入,所述第一輸入被耦合以接收所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的一個位;以及第二輸入,所述第二輸入被耦合以接收所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的另一位,其中所述一個位和所述另一位是在所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號內(nèi)的相鄰位。
4.根據(jù)權(quán)利要求3所述的電路,其中所述多個AND門生成選擇輸入信號,所述選擇輸入信號指定發(fā)生所述開始邏輯轉(zhuǎn)換的所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的所述位位置。
5.根據(jù)權(quán)利要求4所述的電路,其中由所述多個AND門所生成的所述選擇輸入信號被直接施加到所述交叉開關(guān)矩陣的選擇輸入。
6.根據(jù)權(quán)利要求2所述的電路,還包括量化電路,所述量化電路被配置為在時鐘信號的上升邊沿或下降邊沿中的一個邊沿處生成所述溫度計編碼信號,并且其中所述數(shù)據(jù)寄存器在所述時鐘信號的所述上升邊沿或所述下降邊沿中的另一邊沿處鎖存所述輸出數(shù)據(jù)加權(quán)平均信號。
7.根據(jù)權(quán)利要求6所述的電路,還包括時鐘邏輯電路,包括:
檢測電路,被配置為檢測所述溫度計編碼信號的位的全邏輯1狀態(tài)或全邏輯0狀態(tài);以及
邏輯電路,被配置為響應(yīng)于通過所述檢測電路對所述溫度計編碼信號的位的所述全邏輯1狀態(tài)或所述全邏輯0狀態(tài)的檢測,強制所述選擇輸入信號的一個位的特定邏輯狀態(tài),強制的所述邏輯狀態(tài)與通過所述組合邏輯電路所生成的所述選擇輸入信號的所述一個位的邏輯狀態(tài)不同。
8.根據(jù)權(quán)利要求7所述的電路,其中所述邏輯電路包括觸發(fā)器,所述觸發(fā)器被配置為響應(yīng)于所述時鐘信號的所述上升邊沿或所述下降邊沿中的所述另一邊沿,而存儲由所述檢測電路所輸出的信號的值。
9.根據(jù)權(quán)利要求8所述的電路,其中所述邏輯電路還包括邏輯OR門,所述邏輯OR門被配置為對所述觸發(fā)器的輸出和由所述組合邏輯電路所生成的所述選擇輸入信號的所述一個位進行邏輯組合。
10.根據(jù)權(quán)利要求1所述的電路,其中所述溫度計編碼信號包括多個位,并且其中所述輸出數(shù)據(jù)加權(quán)平均信號包括多個位,所述交叉開關(guān)矩陣操作,以按照具有由所述交叉選擇信號所指定的桶形移位位置的順序?qū)⑺鰷囟扔嬀幋a信號的所述位選擇性地連接到所述輸出數(shù)據(jù)加權(quán)平均信號的所述位。
11.根據(jù)權(quán)利要求10所述的電路,其中所述桶形移位位置將用于所述輸出數(shù)據(jù)加權(quán)平均信號的所述開始邏輯轉(zhuǎn)換的所述位位置定位為與所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號的所述結(jié)束邏輯轉(zhuǎn)換的所述位位置相鄰。
12.根據(jù)權(quán)利要求1所述的電路,還包括:
數(shù)模轉(zhuǎn)換器電路,具有由所述數(shù)據(jù)寄存器形成的輸入寄存器,所述數(shù)模轉(zhuǎn)換器電路被配置為將所述經(jīng)鎖存數(shù)據(jù)加權(quán)平均信號轉(zhuǎn)換為第一模擬電壓。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于意法半導(dǎo)體國際有限公司,未經(jīng)意法半導(dǎo)體國際有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011074702.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





