[發明專利]用于盲解碼和/或信道估計能力指示的裝置和方法在審
| 申請號: | 202011072085.6 | 申請日: | 2020-10-09 |
| 公開(公告)號: | CN112654036A | 公開(公告)日: | 2021-04-13 |
| 發明(設計)人: | 阿維克·森古普塔;阿列克謝·達維多夫;比斯瓦魯普·蒙達爾;德伯迪普·查特吉 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | H04W8/24 | 分類號: | H04W8/24;H04L1/00;H04L25/02 |
| 代理公司: | 北京東方億思知識產權代理有限責任公司 11258 | 代理人: | 鄧素敏 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 解碼 信道 估計 能力 指示 裝置 方法 | ||
1.一種用于用戶設備(UE)的裝置,所述裝置包括:
存儲器;和
處理器電路,所述處理器電路經由接口與所述存儲器耦合,
其中,所述處理器電路用于:
對指示符進行編碼以傳輸到接入節點(AN),其中,所述指示符包括第一值,所述第一值用于指示所述UE所支持的、用于監視物理下行鏈路控制信道(PDCCH)的第一增加的盲解碼和/或信道估計能力;
對第一更高層信令進行解碼,其中,所述第一更高層信令是由所述AN響應于接收到所述指示符而發送的,其中,所述第一更高層信令包括第二值,所述第二值用于指示應用于所述UE的、用于監視所述PDCCH的第二增加的盲解碼和/或信道估計能力,并且其中,所述第二值至少部分地基于所述第一值;以及
基于所述第二值來監視所述PDCCH,并且
其中,所述存儲器用于存儲所述第二值。
2.根據權利要求1所述的裝置,其中,所述第二值等于或小于所述第一值。
3.根據權利要求1所述的裝置,其中,所述第一值大于1。
4.根據權利要求1所述的裝置,其中,所述第一增加的盲解碼和/或信道估計能力指示所述UE所支持的、用于監視所述PDCCH的PDCCH候選者和/或控制信道要素的最大數量,并且所述第二增加的盲解碼和/或信道估計能力指示應用于所述UE的、用于監視所述PDCCH的PDCCH候選者和/或控制信道要素的最大數量。
5.根據權利要求1所述的裝置,其中,所述第二值由所述AN基于如下項來指示:時隙、分量載波(CC)、CC集合、小區、發送接收點(TRP)、帶寬部分(BWP)、或者UE。
6.根據權利要求1所述的裝置,其中,所述處理器電路用于:
對從所述AN接收的第二更高層信令進行解碼,其中,所述第二更高層信令包括基于每控制資源集(CORESET)的更高層索引,以使能所述UE的增加的盲解碼和/或信道估計能力;以及
響應于所述基于每CORESET的更高層索引,基于所述第二值來監視所述PDCCH。
7.根據權利要求6所述的裝置,其中,所述基于每CORESET的更高層索引包括值0或1。
8.根據權利要求6所述的裝置,其中,所述處理器電路用于:基于所述基于每CORESET的更高層索引和所述第二值,來檢查所述AN對盲解碼和/或信道估計能力的超量預訂。
9.根據權利要求1至8中任一項所述的裝置,其中,所述AN包括下一代NodeB(gNB)。
10.一種計算機可讀介質,其上存儲有指令,其中,所述指令在由用戶設備(UE)的處理器電路執行時使得所述處理器電路:
對從接入節點(AN)接收的更高層信令進行解碼,其中,所述更高層信令包括基于每控制資源集(CORESET)的更高層索引,所述基于每CORESET的更高層索引用于激活所述UE的基于多下行鏈路控制信息(DCI)的多發送接收點(TRP)操作;以及
響應于所述基于每CORESET的更高層索引,執行所述基于多DCI的多TRP操作。
11.根據權利要求10所述的計算機可讀介質,其中,所述基于每CORESET的更高層索引包括值0或1。
12.根據權利要求10或11所述的計算機可讀介質,其中,所述AN包括下一代NodeB(gNB)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011072085.6/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:液晶裝置
- 下一篇:緊湊濕式雙離合器機構





