[發明專利]數據處理方法、裝置和系統在審
| 申請號: | 202011055911.6 | 申請日: | 2016-05-11 |
| 公開(公告)號: | CN112350800A | 公開(公告)日: | 2021-02-09 |
| 發明(設計)人: | 楊文斌;王心遠;王童童;司鵬昊 | 申請(專利權)人: | 華為技術有限公司 |
| 主分類號: | H04L1/00 | 分類號: | H04L1/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 518129 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數據處理 方法 裝置 系統 | ||
1.一種數據處理方法,其特征在于,所述方法由以太網接口中的發送電路執行,所述發送電路包括前向糾錯FEC編碼電路,第一分發電路以及數據處理電路,所述方法包括:
所述FEC編碼電路通過對第一比特流進行FEC編碼,得到第二比特流;
所述第一分發電路向N個通道分發所述第二比特流,所述N個通道分別表示為通道1至通道N,所述第二比特流包括N個數字信號,所述N個數字信號分別表示為數字信號1至數字信號N,數字信號1至數字信號N分別通過通道1至通道N傳輸至所述數據處理電路的N個子電路,所述N個子電路分別表示為子電路1至子電路N,數字信號1至數字信號N與通道1至通道N一一對應,通道1至通道N與子電路1至子電路N一一對應,所述N個子電路中的子電路1至子電路L包括L個FEC編碼器,所述L個FEC編碼器分別表示為FEC編碼器1至FEC編碼器L,數字信號1至數字信號L與通道1至通道L一一對應,通道1至通道L與FEC編碼器1至FEC編碼器L一一對應;
子電路1至子電路N分別對數字信號1至數字信號N進行處理,得到處理后的N個數字信號,所述處理后的N個數字信號分別表示為比特流1至比特流N,比特流1至比特流N與數字信號1至數字信號N一一對應,其中,所述子電路1至子電路L通過分別對輸入的L個數字信號進行FEC編碼處理,得到L個比特流,其中,子電路1至子電路N的編碼增益分別表示為G1至GN,FEC編碼器X的編碼增益是GX,子電路Y的編碼增益的GY,GXGY;L≧1;1≦XY≦N;N≧2;L,X,Y和N均為整數;
子電路1至子電路N向脈沖幅度調制PAM電路發送比特流1至比特流N,所述PAM電路用于對比特流1至比特流N進行調制,比特流1至比特流N是所述PAM電路的輸入信號,比特流1至比特流N與所述輸入信號的最低有效位至最高有效位一一對應。
2.根據權利要求1所述的方法,其特征在于:子電路1是FEC編碼器,G1GN,并且G1≧G2至GN-1中的每個編碼增益。
3.根據權利要求1或2所述的方法,其特征在于,所述N個子電路中還包括延時器,所述延時器用于對誤碼率低的比特流進行時間同步處理。
4.根據權利要求1-3任一項所述的方法,其特征在于,所述發送電路還包括第一對齊標識添加電路,所述方法還包括:
所述第一分發電路向通道1至通道N分發所述第二比特流之后,以及子電路1至子電路N分別對數字信號1至數字信號N進行處理之前,所述第一對齊標識添加電路接收數字信號1至數字信號N,所述第一對齊標識添加電路為數字信號1至數字信號N添加第一對齊標識1至第一對齊標識N,數字信號1至數字信號N與第一對齊標識1至對第一對齊標識N一一對應,第一對齊標識1至第一對齊標識N用于確定比特流1至比特流N的邊界;或
所述子電路1至子電路N向脈沖幅度調制PAM電路發送比特流1至比特流N之后,所述第一對齊標識添加電路接收比特流1至比特流N,所述第一對齊標識添加電路為比特流1至比特流N添加第一對齊標識1至第一對齊標識N,比特流1至比特流N與第一對齊標識1至第一對齊標識N一一對應,第一對齊標識1至第一對齊標識N用于確定比特流1至比特流N的邊界。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于華為技術有限公司,未經華為技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011055911.6/1.html,轉載請聲明來源鉆瓜專利網。





