[發明專利]基于混合階有限元的多層集成電路電磁場計算方法及裝置有效
| 申請號: | 202011031700.9 | 申請日: | 2020-09-27 |
| 公開(公告)號: | CN111931457B | 公開(公告)日: | 2021-01-15 |
| 發明(設計)人: | 唐章宏;鄒軍;汲亞飛;黃承清;王芬 | 申請(專利權)人: | 北京智芯仿真科技有限公司 |
| 主分類號: | G06F30/398 | 分類號: | G06F30/398;G06F30/392;G06T17/20 |
| 代理公司: | 深圳市行一知識產權代理事務所(特殊普通合伙) 44453 | 代理人: | 楊賢 |
| 地址: | 100000 北京市海淀區信*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 混合 有限元 多層 集成電路 電磁場 計算方法 裝置 | ||
本申請實施例公開了基于混合階有限元的多層集成電路電磁場計算方法及裝置。該方法包括根據Delaunay網格剖分算法獲得多層超大規模集成電路多尺度版圖的第一三角形網格;確定網格中網格單元邊長最大值,基于此,對第一三角形網格進行網格細分形成第二三角形網格;基于此,建立一階單元及其有限元剛度矩陣,根據場路耦合求解多層超大規模集成電路電磁場的初始值;基于第二三角形網格,根據所述電磁場的初始值變化速度超過和不超過預設值的網格單元以及多層集成電路版圖小尺度區域的網格單元,建立混合階單元;根據混合階單元建立有限元剛度矩陣,計算多層超大規模集成電路電磁場。本申請可以提高多層超大規模集成電路電磁場的計算精度,且計算效率高。
技術領域
本發明涉及集成電路版圖有限元分析領域,尤其涉及基于混合階有限元的多層集成電路電磁場計算方法及裝置。
背景技術
集成電路已經在各行各業中發揮著非常重要的作用,是現代信息社會的基石。它是一種微型電子器件或部件,采用一定的工藝,把一個電路中所需的晶體管、電阻、電容和電感等元件及布線互連一起,制作在一小塊或幾小塊半導體晶片或介質基片上,然后封裝在一個管殼內,成為具有所需電路功能的微型結構。
針對帶有多尺度結構復雜版圖的多層超大規模集成電路,對其進行電源完整性分析、信號完整性分析已經顯得越來越重要。在早期,集成電路結構簡單時,可采用傳輸線模型或等效電路模型分析模集成電路的電源完整性和信號完整性,但隨著集成電路尺寸越來越小,功耗越來越小,而其晶體管數量越來越多,處理速度越來越快,功能越來越強,集成電路的元器件密度越來越大,集成電路元器件、以及連接元器件的引線、電源層等形成的版圖越來越復雜,目前,多層超大規模集成電路具有非常復雜的版圖結構,版圖上的幾何形狀通常具有多尺度復雜結構,尺度范圍為厘米級到納米級。針對如此復雜結構的多層超大規模集成電路,傳統的傳輸線模型或等效電路模型的分析方法由于采用了太多的簡化和等效已經不再適用,因此,針對這種具有多尺度結構、且尺度范圍為厘米級到納米級的多層超大規模集成電路,需要采用更為精確的基于電磁場理論的數值計算方法,例如有限元方法,因為有限元法能采用靈活的非結構網格進行計算,以適應具有多尺度復雜結構的多層超大規模集成電路多尺度版圖。
然而,發明人在實施本發明的過程中發現,現有技術在利用有限元方法解決具有多尺度復雜結構的多層超大規模集成電路電磁場計算問題時,為了提高計算精度采用密集的網格,導致即使采用一階有限元,其未知量都達到了數千萬量級,計算效率低;但如果采用的網格較為稀疏,則計算精度無法達到要求,此時常用的方法是提高有限元計算階數,如將一階單元提高到二階單元,但如果將所有單元都提高到二階單元,同樣也會導致計算的未知量急劇增大,計算效率仍然很低。
發明內容
本申請實施例提供了一種基于混合階有限元的多層集成電路電磁場計算方法及裝置,可以提高多層超大規模集成電路電磁場計算精度,且計算效率高。
第一方面,本申請實施例提供一種基于混合階有限元的多層集成電路電磁場計算方法,所述方法包括:
步驟100,根據Delaunay網格剖分算法獲得多層超大規模集成電路多尺度版圖的第一三角形網格;
步驟200,根據集成電路最高仿真頻率確定所述網格中網格單元邊長的最大值,基于所述網格單元邊長的最大值對所述第一三角形網格進行網格細分,形成第二三角形網格;
步驟300,基于所述第二三角形網格,建立一階單元及其有限元剛度矩陣,根據場路耦合求解多層超大規模集成電路電磁場的初始值;
步驟400,基于所述第二三角形網格,將所述電磁場的初始值變化速度不超過預設值的網格單元標記為一階單元,將所述電磁場的初始值變化速度超過預設值的網格單元以及多層集成電路版圖小尺度區域的網格單元標記為二階單元,根據所述一階單元和二階單元建立混合階單元,其中,所述多層集成電路版圖小尺度區域包括多層集成電路版圖中各層之間的過孔處、各版圖之間的互連線處以及用戶設定的端口處;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京智芯仿真科技有限公司,未經北京智芯仿真科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202011031700.9/2.html,轉載請聲明來源鉆瓜專利網。





