[發明專利]具有結構聯接焊盤以及電路的存儲器設備在審
| 申請號: | 202010987791.7 | 申請日: | 2020-09-18 |
| 公開(公告)號: | CN113496717A | 公開(公告)日: | 2021-10-12 |
| 發明(設計)人: | 崔皙煥 | 申請(專利權)人: | 愛思開海力士有限公司 |
| 主分類號: | G11C5/06 | 分類號: | G11C5/06;G11C7/10 |
| 代理公司: | 北京三友知識產權代理有限公司 11127 | 代理人: | 張美芹;劉久亮 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 具有 結構 聯接 以及 電路 存儲器 設備 | ||
具有結構聯接焊盤以及電路的存儲器設備。該存儲器設備包括:內部電路,其構造成輸出多個輸出信號;信號轉換電路,其構造成轉換控制信號以生成選擇信號;以及選擇電路,其構造成基于所述選擇信號輸出所述多個輸出信號之一。所述存儲器設備還包括緩沖器,該緩沖器構造成緩沖所述選擇電路的輸出并將所緩沖的輸出輸出至焊盤。
技術領域
各種實施方式總體上涉及集成電路技術,更具體地,涉及其中電路布置在單元區域下方的存儲器設備。
背景技術
存儲器設備包括存儲器單元陣列,該存儲器單元陣列包括多個存儲器單元,存儲器設備可以在存儲器單元中存儲各種數據。為了確保具有有限面積的存儲器芯片中的更大存儲容量,存儲器芯片中的存儲器單元陣列所占據的面積持續增加。存儲器設備包括能夠將數據存儲在存儲器單元陣列中或輸出存儲在存儲器單元陣列中的數據的各種內部電路,并且內部電路布置在存儲器單元陣列下方以確保存儲器單元陣列的面積。
存儲器設備的存儲器芯片可以制造在晶圓上。為了以晶圓級別測試存儲器芯片的性能或故障,可以進行探針測試。可以通過允許探針尖端接觸焊盤以感測從聯接至焊盤的內部電路輸出的電信號來進行探針測試。
發明內容
在一個實施方式中,一種存儲器設備可以包括內部電路、信號轉換電路、選擇電路以及緩沖器。所述內部電路可以構造成輸出多個輸出信號。所述信號轉換電路可以構造成轉換控制信號以生成選擇信號。所述選擇電路可以構造成基于所述選擇信號輸出所述多個輸出信號中的一個輸出信號。所述緩沖器可以構造成緩沖所述選擇電路的輸出并將所緩沖的輸出輸出至焊盤。
在一個實施方式中,一種存儲器設備可以包括存儲器單元陣列層、至少一個焊盤以及晶體管層。所述存儲器單元陣列層中可以形成有存儲器單元陣列。所述至少一個焊盤可以布置在所述存儲器單元陣列層上方。所述晶體管層可以布置在所述存儲器單元陣列層下方。所述晶體管層可以包括內部電路、信號轉換電路、選擇電路以及緩沖器。所述內部電路可以構造成輸出多個輸出信號。所述信號轉換電路可以構造成轉換控制信號以生成選擇信號。所述選擇電路可以構造成基于所述選擇信號輸出所述多個輸出信號中的一個輸出信號。所述緩沖器可以構造成緩沖所述選擇電路的輸出并將所緩沖的輸出輸出至焊盤。
附圖說明
圖1是示出根據一個實施方式的存儲器設備的構造的圖。
圖2是示出根據一個實施方式的存儲器設備的構造的圖。
圖3是示出根據一個實施方式的存儲器設備的構造的圖。
具體實施方式
圖1是示出根據一個實施方式的存儲器設備100的構造的圖。參照圖1,存儲器設備100可以包括:內部電路110,其能夠進行各種操作;以及測試電路,其用于監測從內部電路110輸出的多個輸出信號OUT1、OUT2、……以及OUTn。多個輸出信號OUT1、OUT2、……以及OUTn可以包括n個輸出信號,并且n可以是等于或大于3的整數。內部電路110可以包括存儲器設備100進行各種操作時所需的任何電路。電路的實施例不旨在被限制,例如,內部電路110可以包括數據輸入/輸出電路以便寫入和讀取數據。內部電路110可以包括用于生成參考電壓和/或內部電壓的電壓生成電路。存儲器設備100可以包括至少一個焊盤101。焊盤101可以是信號路徑和/或端子,用于將在存儲器設備100內部生成的信號輸出到存儲器設備100的外部或者接收從存儲器設備100外部傳輸的信號。測試電路可以經由焊盤101輸出從內部電路110輸出的多個輸出信號OUT1、OUT2、……以及OUTn。焊盤101可以是探針尖端可以與之接觸的探針焊盤。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛思開海力士有限公司,未經愛思開海力士有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010987791.7/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:數據存儲系統以及控制器的操作方法
- 下一篇:半導體裝置封裝





