[發(fā)明專利]一種服務(wù)器及其PCIE系統(tǒng)在審
| 申請(qǐng)?zhí)枺?/td> | 202010986870.6 | 申請(qǐng)日: | 2020-09-18 |
| 公開(公告)號(hào): | CN112115091A | 公開(公告)日: | 2020-12-22 |
| 發(fā)明(設(shè)計(jì))人: | 張桂綱;丁超 | 申請(qǐng)(專利權(quán))人: | 蘇州浪潮智能科技有限公司 |
| 主分類號(hào): | G06F13/42 | 分類號(hào): | G06F13/42 |
| 代理公司: | 北京集佳知識(shí)產(chǎn)權(quán)代理有限公司 11227 | 代理人: | 薛嬌 |
| 地址: | 215100 江蘇省蘇州市吳*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 服務(wù)器 及其 pcie 系統(tǒng) | ||
本發(fā)明公開了一種PCIE系統(tǒng),本申請(qǐng)中的每個(gè)轉(zhuǎn)接板至少對(duì)應(yīng)連接一個(gè)總線控制器,因此每個(gè)轉(zhuǎn)接板中預(yù)存的規(guī)格信息均可以被總線控制器所獲取,而PCIE控制器則可以根據(jù)總線控制器獲取到的規(guī)格信息分配通信通道數(shù)量并控制各個(gè)PCIE設(shè)備進(jìn)行工作,首先于設(shè)計(jì)時(shí)基于此專利設(shè)計(jì)相關(guān)拓樸,無需工作人員參與規(guī)格信息的導(dǎo)入工作,提高了工作效率以及自動(dòng)化程度,并且消除了人工錯(cuò)入導(dǎo)入規(guī)格信息所帶來的風(fēng)險(xiǎn),另外,本申請(qǐng)中的轉(zhuǎn)接板的數(shù)量可以進(jìn)行自主設(shè)定,提高了PCIE系統(tǒng)出貨配置時(shí)的自由度。本發(fā)明還公開了一種服務(wù)器,具有如上PCIE系統(tǒng)相同的有益效果。
技術(shù)領(lǐng)域
本發(fā)明涉及服務(wù)器領(lǐng)域,特別是涉及一種PCIE系統(tǒng),本發(fā)明還涉及一種服務(wù)器。
背景技術(shù)
PCIE(Peripheral Component Interconnect Express,高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn))設(shè)備在服務(wù)器等計(jì)算機(jī)設(shè)備上的應(yīng)用越來越廣泛,例如顯卡等,因此計(jì)算機(jī)設(shè)備上的PCIE系統(tǒng)的拓?fù)浣Y(jié)構(gòu)也越來越復(fù)雜多變,CPU中的PCIE控制器在進(jìn)行上電工作的時(shí)候,需要知道與自身提供的PCIE接口連接的各個(gè)轉(zhuǎn)接板的規(guī)格信息,也即需要了解與自身通信的各PCIE設(shè)備所占通信通道數(shù)量,從而才能夠正常地控制各個(gè)PCIE設(shè)備進(jìn)行工作,但是現(xiàn)有技術(shù)中沒有一種成熟的PCIE系統(tǒng)能夠使得PCIE控制器快速獲取與自身提供的PCIE接口連接的各個(gè)轉(zhuǎn)接板的規(guī)格信息,往往需要人工去導(dǎo)入該規(guī)格信息,工作效率較低且自動(dòng)化程度較低。
因此,如何提供一種解決上述技術(shù)問題的方案是本領(lǐng)域技術(shù)人員目前需要解決的問題。
發(fā)明內(nèi)容
本發(fā)明的目的是提供一種PCIE系統(tǒng),提高了工作效率以及自動(dòng)化程度,另外,本申請(qǐng)中的轉(zhuǎn)接板的數(shù)量可以進(jìn)行自主預(yù)先設(shè)定,提高了PCIE系統(tǒng)設(shè)計(jì)時(shí)的自由度;本發(fā)明的另一目的是提供一種包括上述PCIE系統(tǒng)的服務(wù)器,提高了工作效率以及自動(dòng)化程度,另外,本申請(qǐng)中的轉(zhuǎn)接板的數(shù)量可以進(jìn)行自主預(yù)先設(shè)定,提高了PCIE系統(tǒng)設(shè)計(jì)時(shí)的自由度。
為解決上述技術(shù)問題,本發(fā)明提供了一種PCIE系統(tǒng),包括:
高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)PCIE控制器,用于根據(jù)規(guī)格信息控制各個(gè)PCIE設(shè)備進(jìn)行工作;
與所述PCIE控制器連接的第一預(yù)設(shè)數(shù)量個(gè)轉(zhuǎn)接板,均用于插接所述PCIE設(shè)備;
分別與自身對(duì)應(yīng)的所述轉(zhuǎn)接板以及所述PCIE控制器連接的第二預(yù)設(shè)數(shù)量個(gè)總線控制器,用于在上電時(shí)獲取自身對(duì)應(yīng)的所述轉(zhuǎn)接板內(nèi)預(yù)存的所述規(guī)格信息;
其中,每個(gè)所述轉(zhuǎn)接板至少對(duì)應(yīng)連接一個(gè)所述總線控制器。
優(yōu)選地,當(dāng)所述轉(zhuǎn)接板對(duì)應(yīng)連接多個(gè)所述總線控制器時(shí),該P(yáng)CIE系統(tǒng)還包括:
分別與多個(gè)所述總線控制器以及所述轉(zhuǎn)接板連接的總線接口擴(kuò)展裝置,用于實(shí)現(xiàn)多個(gè)所述總線控制器與單個(gè)所述轉(zhuǎn)接板之間的總線通信。
優(yōu)選地,所述總線接口擴(kuò)展裝置為復(fù)雜可編程邏輯器件CPLD。
優(yōu)選地,所述總線控制器為基板管理控制器BMC內(nèi)部的總線控制器。
優(yōu)選地,所述總線控制器為集成電路總線IIC總線控制器。
優(yōu)選地,所述總線控制器與自身對(duì)應(yīng)的所述轉(zhuǎn)接板內(nèi)部的存儲(chǔ)器連接,用于在上電時(shí)獲取自身對(duì)應(yīng)的所述轉(zhuǎn)接板內(nèi)預(yù)存的所述規(guī)格信息;
所述存儲(chǔ)器為現(xiàn)場(chǎng)可更換單元FRU或者帶電可擦可編程只讀存儲(chǔ)器EEPROM。
優(yōu)選地,所述轉(zhuǎn)接板為Riser卡或者NVMe背板。
優(yōu)選地,所述轉(zhuǎn)接板與所述總線控制器一一對(duì)應(yīng)連接;
則所述總線控制器用于在上電時(shí)獲取與自身對(duì)應(yīng)的所述轉(zhuǎn)接板內(nèi)預(yù)存的所述規(guī)格信息。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于蘇州浪潮智能科技有限公司,未經(jīng)蘇州浪潮智能科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010986870.6/2.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 一種基于UDP分布式小文件存儲(chǔ)系統(tǒng)及其數(shù)據(jù)處理方法
- 一種新型云計(jì)算管理系統(tǒng)
- 一種云計(jì)算管理裝置
- 一種節(jié)能數(shù)據(jù)服務(wù)器架構(gòu)系統(tǒng)
- 一種基于云計(jì)算的客戶信息管理裝置
- 一種基于即時(shí)通訊技術(shù)的通訊系統(tǒng)
- 服務(wù)器系統(tǒng)及分配服務(wù)器的方法
- 一種MMORPG游戲服務(wù)器端
- 一種訪問請(qǐng)求的處理方法、服務(wù)器及存儲(chǔ)介質(zhì)
- 基于Spark技術(shù)的大數(shù)據(jù)脫敏管理系統(tǒng)
- 一種安裝PCIE卡的設(shè)備
- 一種PCIe設(shè)備管理方法及裝置
- 一種高速外設(shè)部件互連標(biāo)準(zhǔn)卡及其使用方法和裝置
- 一種基于PCIESwitch的PCIE信號(hào)擴(kuò)展系統(tǒng)及方法
- 一種基于PCIE Switch的PCIE信號(hào)擴(kuò)展系統(tǒng)
- PCIe設(shè)備共享網(wǎng)絡(luò)的生成方法、裝置及系統(tǒng)
- 一種PCIE設(shè)備的對(duì)接方法及PCIE設(shè)備
- 一種PCIE擴(kuò)展卡、相應(yīng)主機(jī)和PCIE信號(hào)擴(kuò)展方法
- 一種PCIe總線地址空間分配方法及裝置
- 一種服務(wù)器CPU適配PCIE板卡的方法





