[發明專利]管理完成時刻的存儲控制器及其操作方法在審
| 申請號: | 202010960350.8 | 申請日: | 2020-09-14 |
| 公開(公告)號: | CN113093989A | 公開(公告)日: | 2021-07-09 |
| 發明(設計)人: | 黃相默;樸在根;沈昊俊;俞炳徹 | 申請(專利權)人: | 三星電子株式會社 |
| 主分類號: | G06F3/06 | 分類號: | G06F3/06;G06F9/54 |
| 代理公司: | 北京天昊聯合知識產權代理有限公司 11112 | 代理人: | 趙南;張青 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 管理 完成 時刻 存儲 控制器 及其 操作方法 | ||
提供了一種存儲控制器以及操作存儲控制器的方法,所述存儲控制器與包括提交隊列和完成隊列的主機通信。所述操作方法包括:從主機接收提交隊列門鈴;響應于接收到的提交隊列門鈴,從主機的提交隊列取回包括延遲的第一命令;處理取回的第一命令;以及在基于延遲的時刻將指示完全處理第一命令的第一完成寫至主機的完成隊列中。
相關申請的交叉引用
本申請要求于2019年12月23日在韓國知識產權局提交的韓國專利申請No.10-2019-0172650的優先權,該申請的公開以引用方式全文并入本文中。
技術領域
根據本公開的方法、裝置和設備涉及一種半導體存儲器,并且更具體地說,涉及一種管理完成時刻的存儲控制器及其操作方法。
背景技術
半導體存儲器裝置分為易失性存儲器裝置和非易失性存儲器裝置,在易失性存儲器裝置中,存儲的數據在斷電時消失,在非易失性存儲器裝置中,即使斷電,存儲的數據也會被保留。閃速存儲器作為一種非易失性存儲器裝置被廣泛地用作大容量存儲介質。現有接口(如串行高級技術連接(SATA)接口、快速外圍組件互連(PCIe)接口和串行連接SCSI(SAS)接口)適用于諸如基于閃速存儲器的固態驅動器(SSD)的數據存儲裝置,但對數據存儲裝置的應用有一個基本的限制。
因此,正在開發針對基于非易失性存儲器的存儲裝置優化的快速非易失性存儲器(NVMe)接口。然而,隨著應用了NVMe接口的存儲裝置的性能提高,管理處理后的數據的主機的開銷也增加了。通常,這導致主機在管理處理后的數據的同時會使主機將要處理的另一處理延遲。
發明內容
一方面是提供一種存儲控制器及其操作方法,所述存儲控制器管理完成時刻,使得在基于主機的延遲信息確定的時刻寫完成。
根據示例性實施例的一方面,提供了一種操作存儲控制器的方法,所述存儲控制器被配置為與包括提交隊列和完成隊列的主機通信,所述方法包括步驟:從主機接收提交隊列門鈴;響應于接收到的提交隊列門鈴,從主機的提交隊列取回包括延遲的第一命令;處理取回的第一命令;以及在基于延遲的時刻將指示完全處理第一命令的第一完成寫至主機的完成隊列。
根據示例性實施例的另一方面,提供了一種操作存儲控制器的方法,所述存儲控制器被配置為與包括提交隊列和完成隊列的主機通信,所述方法包括步驟:從主機接收第一提交隊列門鈴和第二提交隊列門鈴;響應于接收到的第一提交隊列門鈴,從主機的提交隊列取回包括第一延遲的第一命令;響應于接收到的第二提交隊列門鈴,從主機的提交隊列取回包括第二延遲的第二命令;處理取回的第一命令;在基于第一延遲的第一時刻將指示完全處理第一命令的第一完成寫至主機的完成隊列中;處理取回的第二命令;以及在基于第二延遲的第二時刻,將指示完全處理第二命令的第二完成寫至主機的完成隊列中。
根據示例性實施例的又一方面,提供了一種存儲控制器,包括:命令管理器,其從主機接收第一提交隊列門鈴,響應于接收到的第一提交隊列門鈴從主機的提交隊列取回包括第一延遲的第一命令,并且基于第一延遲確定將第一完成寫至主機的完成隊列的第一時刻,第一完成指示完全處理第一命令;以及直接存儲器訪問(DMA)引擎,其被配置為從命令管理器接收請求處理第一命令的請求信號,響應于請求信號基于DMA轉移轉移第一命令請求的數據,以及將指示完全處理第一命令的完成信號輸出至命令管理器。
附圖說明
通過參照附圖詳細描述示例性實施例,以上和其它方面將變得清楚,其中:
圖1是示出根據實施例的存儲系統的框圖;
圖2是示出根據實施例的圖1的存儲系統的主機的框圖;
圖3是示出根據實施例的圖1的存儲系統的存儲控制器的框圖;
圖4是示出根據實施例的存儲系統的操作方法的流程圖;
圖5是示出根據實施例的圖4的操作方法中的待寫至提交隊列中的命令的信息的圖;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于三星電子株式會社,未經三星電子株式會社許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010960350.8/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:具有字線分隔層的半導體裝置
- 下一篇:處理器控制的可編程邏輯器件修改





