[發明專利]用于非均勻幀緩沖器柵格化的裝置和方法在審
| 申請號: | 202010946731.0 | 申請日: | 2016-03-17 |
| 公開(公告)號: | CN112085658A | 公開(公告)日: | 2020-12-15 |
| 發明(設計)人: | T·G·阿凱奈-莫勒;R·T·托特;B·約翰森;J·N·哈塞爾格林 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06T3/40 | 分類號: | G06T3/40;G06F3/01;G06T1/20 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 李煒;黃嵩泉 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 均勻 緩沖器 柵格 裝置 方法 | ||
1.一種處理器,包括:
中央處理單元CPU,所述CPU包括多個核;
圖形處理器,用于渲染圖像;
存儲器控制器,用于將所述圖形處理器和所述CPU耦合到外部存儲器設備;以及
共享高速緩存,用于由所述多個核和所述圖形處理器共享,
所述圖形處理器包括:
塊存儲器,用于存儲與所述圖像的一個或多個塊相關聯的圖形數據;
執行電路,耦合到所述塊存儲器,所述執行電路用于執行著色器以渲染所述圖像,所述著色器包括用于對圖元的頂點執行坐標空間變換的頂點著色器;
柵格化電路,用于根據柵格化映射在所述圖像的不同區域中以不同分辨率使所述圖元柵格化,所述柵格化映射包括與所述圖像的所述不同區域中的所述不同分辨率對應的值;
所述柵格化電路用于逐塊地使所述圖元柵格化,其中,對于各個塊,所述柵格化電路用于以由所述柵格化映射的值指示的分辨率使與所述塊重疊的一個或多個圖元柵格化;并且
所述執行電路用于根據所述分辨率執行多個像素著色器以對塊的像素著色。
2.如權利要求1所述的處理器,進一步包括:用于以下操作的電路:確定圖元與塊之間的重疊,并且對于給定的塊,僅使與所述塊重疊的那些圖元柵格化。
3.如權利要求1所述的處理器,其中,所述柵格化映射包括指定用于每個塊的分辨率的布局位。
4.如權利要求3所述的處理器,其中,所述布局位指定每個塊中像素的布置。
5.如權利要求1所述的處理器,進一步包括:
第一級高速緩存,與所述多個核中的每個核集成。
6.如權利要求5所述的處理器,其中,所述圖形處理器進一步包括:
紋理采樣邏輯,用于訪問存儲在存儲器中的紋理映射,所述紋理采樣邏輯用于對所述圖像內的對象執行紋理映射。
7.如權利要求6所述的處理器,其中,所述圖形處理器進一步包括:
耦合到所述光柵化電路的深度緩沖器和相關聯的深度測試電路。
8.如權利要求7所述的處理器,其中,所述多個核包括異構處理器核,所述異構處理器核包括一個或多個較低功率處理器核的集合以及一個或多個較高功率處理器核的集合。
9.如權利要求7所述的處理器,其中,所述圖形處理器進一步包括:
視頻處理器,耦合到所述存儲器控制器,所述視頻處理器包括用于對視頻數據編碼和解碼的視頻編解碼器引擎。
10.如權利要求9所述的處理器,其中,所述圖形處理器進一步包括:
顯示接口;以及
顯示器,用于顯示由所述執行電路和所述柵格化電路渲染的所述圖像。
11.如權利要求10所述的處理器,進一步包括:
閃存子系統,包括耦合到所述存儲器控制器的閃存和閃存控制器。
12.如權利要求1所述的處理器,其中,所述柵格化映射用于基于指示指向所述圖像的第一區域的用戶視線的視線跟蹤數據而響應性地被更新,所述柵格化電路基于經更新的柵格化映射,用于動態地增加所述第一區域中的塊中的一個或多個塊中的分辨率。
13.如權利要求12所述的處理器,其中,所述視線跟蹤數據包括來自眼睛跟蹤設備的、指示所述用戶視線的方向的數據。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010946731.0/1.html,轉載請聲明來源鉆瓜專利網。





