[發明專利]一種精準時鐘信號占空比校正電路在審
| 申請號: | 202010884835.3 | 申請日: | 2020-08-28 |
| 公開(公告)號: | CN112187218A | 公開(公告)日: | 2021-01-05 |
| 發明(設計)人: | 賈孟軍;馮光濤 | 申請(專利權)人: | 芯創智(北京)微電子有限公司 |
| 主分類號: | H03K3/017 | 分類號: | H03K3/017 |
| 代理公司: | 北京天悅專利代理事務所(普通合伙) 11311 | 代理人: | 田明;高凱 |
| 地址: | 100176 北京市大興區北京經濟*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 精準 時鐘 信號 校正 電路 | ||
1.一種精準時鐘信號占空比校正電路,其特征在于,所述校正電路包括:波形校正模塊、單轉雙模塊、電荷泵以及低通濾波電路;
其中,所述波形校正模塊的第一輸入端為需要校正的時鐘信號的輸入端,第二輸入端連接參考電壓Vref,第三輸入端連接所述低通濾波器的輸出端,所述波形校正模塊的第一輸出端連接時鐘信號的輸出端CKO,第二輸出端CK2連接單轉雙模塊的輸入端;
所述單轉雙模塊的第一輸出端VA和第二輸出端VB分別連接電荷泵的第一輸入端和第二輸入端;
所述電荷泵的輸出端連接低通濾波器的輸入端。
2.根據權利要求1所述的一種精準時鐘信號占空比校正電路,其特征在于,所述參考電壓Vref為電源電源的1/2,其中所述參考電壓Vref可通過連接在電源地之間的電阻分壓獲得。
3.根據權利要求1所述的一種精準時鐘信號占空比校正電路,其特征在于,所述波形校正模塊包括:第一放大器AMP1、第二放大器AMP2、第三PMOS管PM3、第四PMOS管PM4、第三NMOS管NM3、第四NMOS管NM4、第一電阻R1、第一電容C1、第二電阻R2、第二電容C2以及輸出級緩沖器BUFF和反相器I NV0;
所述第一放大器AMP1的正向輸入端與所述第二放大器AMP2的正向輸入端連接在一起,并與參考電壓Vref相接,所述第一放大器AMP1的反向輸入端與所述第二放大器AMP2的反向輸入端連接在一起,并與所述低通濾波器的輸出電壓VLPF相接,所述第一放大器AMP1的輸出端連接第三PMOS管PM3的柵極和第一電阻R1的第一端,所述第二放大器AMP2的輸出端連接第四NMOS管NM4的柵極和第二電阻R2的第一端,第三PMOS管PM3的源極接電源,第三PMOS管PM3的漏極接第四PMOS管PM4的源極和第一電容C1的第二端,第四PMOS管PM4的柵極與第三NMOS管NM3的柵極連接在一起,并與輸入時鐘信號的輸入端連接,第四PMOS管PM4的漏極與第三NMOS管NM3的漏極連接在一起,并連接至輸出級緩沖器BUFF的輸入端,第三NMOS管NM3的源極連接第四NMOS管NM4的漏極和第二電容C2的第二端,第四NMOS管NM4的源極接地,第一電阻R1的第二端連接第一電容C1的第一端,第二電阻R2的第二端連接第二電容C2的第一端,輸出級緩沖器BUFF的輸出端CK2連接反相器INV0的輸入端,同時為波形校正模塊的第二輸出端,反相器INV0的輸出端為波形校正模塊的第一輸出端。
4.根據權利要求3所述的一種精準時鐘信號占空比校正電路,其特征在于,所述第一放大器AMP1和第二放大器AMP2為相同的電路。
5.根據權利要求3所述的一種精準時鐘信號占空比校正電路,其特征在于,所述輸出級緩沖器BUFF由兩級反相器組成。
6.根據權利要求1所述的一種精準時鐘信號占空比校正電路,其特征在于,所述單轉雙模塊包括:傳輸門SW、第一反相器INV1、第二反相器INV2以及第三反相器INV3;
其中所述傳輸門SW為常開狀態,用于和第二反相器INV2的延時匹配,其第一端與第二反相器INV2的輸入端連接,并連接至輸出時鐘信號輸出端,其第二端連接第一反相器INV1的輸入端,第一反相器的輸出端VA連接至電荷泵的第一輸入端,用于控制電荷泵的鏡像支路開關,第二反相器的輸出端連接第三反相器INV3的輸入端,第三反相器INV3的輸出端VB連接至電荷泵的第二輸入端,用于控制電荷泵的主支路開關對低通濾波器進行充放電。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于芯創智(北京)微電子有限公司,未經芯創智(北京)微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010884835.3/1.html,轉載請聲明來源鉆瓜專利網。





