[發明專利]集成電路自我修復方法及其集成電路在審
| 申請號: | 202010729882.0 | 申請日: | 2020-07-27 |
| 公開(公告)號: | CN113991605A | 公開(公告)日: | 2022-01-28 |
| 發明(設計)人: | 林裕彬;宋廉祥 | 申請(專利權)人: | 瑞昱半導體股份有限公司 |
| 主分類號: | H02H7/00 | 分類號: | H02H7/00 |
| 代理公司: | 北京志霖恒遠知識產權代理事務所(普通合伙) 11435 | 代理人: | 胡少青;許媛媛 |
| 地址: | 中國臺*** | 國省代碼: | 臺灣;71 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 集成電路 自我 修復 方法 及其 | ||
1.一種集成電路自我修復方法,其特征在于,包含:
一主緩存器將一預定邏輯狀態傳送到至少三緩存器中并將其狀態設定為該預定邏輯狀態;
根據該至少三緩存器中的該預定邏輯狀態,輸出該預定邏輯狀態,用以驅動一受控電路執行一功能;以及
在一輸入電源發生突發事件而使該至少三緩存器的其中的相對少數的設定變為一相反邏輯狀態時,根據剩余的該些緩存器的該預定邏輯狀態,輸出該預定邏輯狀態,并回傳該預定邏輯狀態給變為該相反邏輯狀態的該緩存器,以將該相反邏輯狀態修正為該預定邏輯狀態。
2.如權利要求1所述的集成電路自我修復方法,其特征在于,該預定邏輯狀態由一設定電路產生,該設定電路將具有該預定邏輯狀態的傳輸協議傳送至該主緩存器,使該至少三緩存器設定為該預定邏輯狀態。
3.如權利要求1所述的集成電路自我修復方法,其特征在于,在該輸入電源發生突發事件時,根據剩余該緩存器多數的該預定邏輯狀態,輸出該預定邏輯狀態。
4.如權利要求3所述的集成電路自我修復方法,其特征在于,該預定邏輯狀態為1時,該相反邏輯狀態為0。
5.如權利要求1所述的集成電路自我修復方法,其特征在于,該主緩存器傳送一多位邏輯狀態至一編碼單元,該編碼單元再將該多位邏輯狀態轉為多個該預定邏輯狀態傳送至對應的該緩存器,使該些緩存器輸出該預定邏輯狀態給一譯碼單元,以將該些預定邏輯狀態組合為該多位邏輯狀態,用以驅動該受控電路執行該功能。
6.如權利要求5所述的集成電路自我修復方法,其特征在于,該譯碼單元更可將該多位邏輯狀態傳送至該主緩存器,再藉此傳送至該受控電路。
7.如權利要求5所述的集成電路自我修復方法,其特征在于,該輸入電源發生突發事件時,在該譯碼單元接收到該些預定邏輯狀態及該相反邏輯狀態時,該譯碼單元根據剩余的該些緩存器的該預定邏輯狀態及該多位邏輯狀態的編碼規則進行自我修正,以輸出正確的該多位邏輯狀態,并將正確的該預定邏輯狀態回傳給變為該相反邏輯狀態的該緩存器,以將該相反邏輯狀態修正為該預定邏輯狀態。
8.如權利要求5所述的集成電路自我修復方法,其特征在于,該多位邏輯狀態為雙位邏輯狀態時,采用雙獨熱編碼規則,0編碼成0011,1編碼成1100。
9.如權利要求5所述的集成電路自我修復方法,其特征在于,該多位邏輯狀態采用多獨熱編碼規則,該多位邏輯狀態的四組編碼包含00_00_00_11、00_00_11_00、00_11_00_00以及11_00_00_00。
10.一種集成電路,其特征在于,包含:
一設定電路,產生具有至少一預定邏輯狀態的傳輸協議;
至少一主緩存器,電性連接該設定電路,以根據該傳輸協議接收該預定邏輯狀態;
至少一保護電路,電性連接該主緩存器及該設定電路,該保護電路包含至少三緩存器,該主緩存器將該至少三緩存器的狀態設定為該預定邏輯狀態,該保護電路輸出該預定邏輯狀態;以及
一受控電路,其根據該預定邏輯狀態來執行一功能;
其中,在一輸入電源發生突發事件而使該至少三緩存器的其中的相對少數的設定變為一相反邏輯狀態時,保護電路根據剩余的該些緩存器的該預定邏輯狀態,輸出該預定邏輯狀態,并回傳該預定邏輯狀態給變為該相反邏輯狀態的該緩存器,以將該相反邏輯狀態修正為該預定邏輯狀態。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于瑞昱半導體股份有限公司,未經瑞昱半導體股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010729882.0/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:中框、終端和中框的制作方法
- 下一篇:一種開關





