[發明專利]一種PCIe主板信號自動測試裝置在審
| 申請號: | 202010598435.6 | 申請日: | 2020-06-28 |
| 公開(公告)號: | CN111812373A | 公開(公告)日: | 2020-10-23 |
| 發明(設計)人: | 吳忠良 | 申請(專利權)人: | 浪潮電子信息產業股份有限公司 |
| 主分類號: | G01R13/00 | 分類號: | G01R13/00 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 劉翠香 |
| 地址: | 250101 山東*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 pcie 主板 信號 自動 測試 裝置 | ||
本申請公開了一種PCIe主板信號自動測試裝置,包括:控制器,用于獲取控制指令,并根據所述控制指令輸出一個保持預設時間段的控制信號;時鐘發生器,用于接收所述控制信號并根據所述控制信號輸出所述預設時間段的時鐘信號;CLB,用于接收所述時鐘信號并將其發送給待測主板,以使所述待測主板根據所述時鐘信號切換PCIe信號的碼型和速率,并生成相應的測試數據;示波器,用于接收所述待測主板反饋的所述測試數據。本申請在整個待測主板的PCIe測試過程中,利用控制器和時鐘發生器自動生成時鐘信號,使待測主板自動切換PCIe信號的碼型和速率,測試效率獲得明顯的提升,節省了大量的人力和時間成本。
技術領域
本發明涉及硬件測試領域,特別涉及一種PCIe主板信號自動測試裝置。
背景技術
隨著國內外CPU性能的不斷提升,CPU(Central Processing Unit,中央處理器)對外部的接口也越來越豐富,信號速率也不斷提高,CPU對外的PCIe(Peripheral ComponentInterconnect Express,總線與接口標準)接口,目前量產實用的PCIe信號最高速率已經達到PCIe 4.0(也即GT/s,Giga Transmission per second),PCIe 4.0的接口數量也越來越多,再加上NVMe接口(同樣走的是PCIe信號)取代傳統SATA(Serial Advanced TechnologyAttachment,串行高級技術附件)接口,PCIe的使用率和數量激增,給PCIe信號完整性測試工作帶來很大挑戰,信號完整性工程師測試工作量成倍提升,需要投入更多的人力和物力。
現有的PCIe測試方法,由工作人員手動通過速率切換開關Toggle Mode Switch切換PCIe的信號速率和碼型,由示波器抓取PCIe信號波形文件,使用PCIe協會提供的sigtest分析波形文件,重復這些步驟,最后由工作人員把所有需要測試的碼型的波性文件整理成測試報告。因為這些動作都需要人工手動處理,人工成本和時間成本太高。
因此,如何提供一種解決上述技術問題的方案是目前本領域技術人員需要解決的問題。
發明內容
有鑒于此,本發明的目的在于提供一種測試效率較高的PCIe主板信號自動測試裝置。其具體方案如下:
一種PCIe主板信號自動測試裝置,包括:
控制器,用于獲取控制指令,并根據所述控制指令輸出一個保持預設時間段的控制信號;
時鐘發生器,用于接收所述控制信號并根據所述控制信號輸出所述預設時間段的時鐘信號;
CLB,用于接收所述時鐘信號并將其發送給待測主板,以使所述待測主板根據所述時鐘信號切換PCIe信號的碼型和速率,并生成相應的測試數據;
示波器,用于接收所述待測主板反饋的所述測試數據。
優選的,所述控制器還用于:
通過示波器獲取所述測試數據對應的波形文件,并根據所述波形文件分析測試結果生成下一碼型對應的控制指令。
優選的,所述控制器還用于:
當得到碼型表中所有碼型對應的所述測試結果,整理所有所述測試結果并生成所述待測主板的測試報告。
優選的,所述控制器根據所述波形文件分析測試結果生成下一碼型對應的控制指令的過程,具體包括:
根據所述波形文件判斷是否完成當前碼型的測試,若是,根據所述波形文件分析測試結果生成下一碼型對應的控制指令。
優選的,所述時鐘信號具體為100MHz的時鐘信號,所述預設時間段為1ms。
優選的,所述控制器通過I2C總線向所述時鐘發生器輸出所述控制信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浪潮電子信息產業股份有限公司,未經浪潮電子信息產業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010598435.6/2.html,轉載請聲明來源鉆瓜專利網。





