[發(fā)明專利]一種多相多占空比的時鐘產(chǎn)生電路有效
| 申請?zhí)枺?/td> | 202010450223.3 | 申請日: | 2020-05-25 | 
| 公開(公告)號: | CN111756354B | 公開(公告)日: | 2022-11-04 | 
| 發(fā)明(設(shè)計)人: | 甄文祥;蘇永波;李少軍;金智 | 申請(專利權(quán))人: | 中國科學(xué)院微電子研究所 | 
| 主分類號: | H03K3/017 | 分類號: | H03K3/017;H03K5/22 | 
| 代理公司: | 北京辰權(quán)知識產(chǎn)權(quán)代理有限公司 11619 | 代理人: | 付婧 | 
| 地址: | 100029 *** | 國省代碼: | 北京;11 | 
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 | 
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 多相 多占空 時鐘 產(chǎn)生 電路 | ||
本發(fā)明公開了一種多相多占空比的時鐘產(chǎn)生電路,包括:輸入緩沖模塊,其輸入端接收輸入信號,輸出端連接分頻器的輸入端;分頻器的輸出端連接兩個一級反相器的輸入端;兩個一級反相器,其中第一一級反相器的輸出端與第一、第三二級反相器的輸入端和第一一級時鐘輸出反相器的輸入端相連,第二一級反相器的輸出端與第二、第四二級反相器的輸入端和第二一級時鐘輸出反相器的輸入端相連;四個二級反相器,其中每個二級反相器的輸出端各連接兩個三級反相器的輸入端;八個三級反相器連接四個與門,四個與門,輸出端分別連接第一至第四二級時鐘輸出反相器;四個二級時鐘輸出反相器。上述電路改善了多相時鐘產(chǎn)生電路信號頻率低帶寬窄以及占空比單一的缺點。
技術(shù)領(lǐng)域
本發(fā)明涉及集成電路技術(shù)領(lǐng)域,特別涉及一種多相多占空比的時鐘產(chǎn)生電路。
背景技術(shù)
目前,多相時鐘產(chǎn)生電路能夠利用固定相位的時鐘信號產(chǎn)生多路相位相差固定、占空比固定的二分頻信號或其倍頻信號,常常作為交織電路的前端,由于對超高速電路的速度要求越來越高,時鐘交織技術(shù)是提高電路工作速度的重要途徑,因此多相時鐘的產(chǎn)生顯得尤為重要。
現(xiàn)有技術(shù)中,多相時鐘產(chǎn)生電路幾乎全部使用CMOS(Complementary Metal OxideSemiconductor,互補金屬氧化物半導(dǎo)體)器件搭建,一般只能產(chǎn)生占空比恒定的時鐘信號,而且?guī)捙c速度常常受到器件性能的限制,多相時鐘產(chǎn)生電路常見的結(jié)構(gòu)由二分頻器、反相器以及邏輯門電路構(gòu)成,然而由于電路架構(gòu)的固定,難以有效的提高多相時鐘的工作帶寬,從而難以滿足后級交織電路寬帶寬和高速度的要求。專利文獻“一種多相時鐘產(chǎn)生電路”(申請?zhí)朇N201910502897.0,公開號CN110299911A)中公開了一種由CMOS器件依據(jù)數(shù)字邏輯搭建的低功耗,占空比固定的多相時鐘產(chǎn)生電路,優(yōu)點是電路加入了時鐘恢復(fù)模塊,產(chǎn)生了時鐘恢復(fù)的信號,擴展了電路帶寬。缺點是操作頻率范圍仍然有限,帶寬仍然較窄,占空比單一。東南大學(xué)吳建輝等人在其申請的專利文獻“一種25%占空比時鐘信號產(chǎn)生電路”(申請?zhí)朇N201610622753.5,公開號CN106257835A)中同樣公開了一種由CMOS搭建的占空比25%的四相時鐘產(chǎn)生電路,利用了分頻器信號的相差,產(chǎn)生四相時鐘,優(yōu)點是原理簡單,功耗較低,不足仍然是采用CMOS器件,時鐘帶寬有限,最高操作頻率較低且占空比輸出狀態(tài)單一。
發(fā)明內(nèi)容
本公開實施例提供了一種多相多占空比的時鐘產(chǎn)生電路。為了對披露的實施例的一些方面有一個基本的理解,下面給出了簡單的概括。該概括部分不是泛泛評述,也不是要確定關(guān)鍵/重要組成元素或描繪這些實施例的保護范圍。其唯一目的是用簡單的形式呈現(xiàn)一些概念,以此作為后面的詳細說明的序言。
在一些可選地實施例中,一種多相多占空比的時鐘產(chǎn)生電路,包括:
輸入緩沖模塊,其輸入端接收輸入信號,輸出端連接分頻器的輸入端;
分頻器,分頻器的輸出端連接兩個一級反相器的輸入端;
兩個一級反相器,其中第一一級反相器的輸出端與第一、第三二級反相器的輸入端和第一一級時鐘輸出反相器的輸入端相連,第二一級反相器的輸出端與第二、第四二級反相器的輸入端和第二一級時鐘輸出反相器的輸入端相連;
第一一級時鐘輸出反相器和第二一級時鐘輸出反相器;
四個二級反相器,其中每個二級反相器的輸出端連接兩個不同結(jié)構(gòu)的三級反相器的輸入端;其中,第一二級反相器的輸出端連接第一、第三三級反相器的輸入端,第二二級反相器的輸出端連接第二、第四三級反相器的輸入端,第三二級反相器的輸出端連接第五、第七三級反相器的輸入端,第四二級反相器的輸出端連接第六、第八三級反相器的輸入端;
八個三級反相器,其中第一、第二三級反相器的輸出端輸入第一與門,第三、第四三級反相器的輸出端輸入第二與門,第五、第六三級反相器的輸出端輸入第三與門,第七、第八三級反相器的輸出端輸入第四與門;
四個與門,其輸出端分別連接第一至第四二級時鐘輸出反相器。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國科學(xué)院微電子研究所,未經(jīng)中國科學(xué)院微電子研究所許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010450223.3/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 時鐘產(chǎn)生電路及產(chǎn)生方法
 - 用于產(chǎn)生有用媒體流、尤其用于產(chǎn)生聲音的產(chǎn)生設(shè)備
 - 顯示路徑的產(chǎn)生方法、產(chǎn)生設(shè)備和產(chǎn)生程序
 - 信號產(chǎn)生裝置及其產(chǎn)生方法
 - 諧波產(chǎn)生裝置及其產(chǎn)生方法
 - 氫產(chǎn)生催化劑、氫產(chǎn)生方法、氫產(chǎn)生裝置
 - FRU產(chǎn)生裝置及其產(chǎn)生方法
 - 信號產(chǎn)生電路及信號產(chǎn)生方法
 - 蒸汽產(chǎn)生裝置和蒸汽產(chǎn)生設(shè)備
 - 音頻產(chǎn)生裝置及音頻產(chǎn)生方法
 





