[發(fā)明專利]CT系統(tǒng)同步脈沖產(chǎn)生的方法和裝置有效
| 申請?zhí)枺?/td> | 202010410926.3 | 申請日: | 2020-05-14 |
| 公開(公告)號: | CN111631737B | 公開(公告)日: | 2021-03-05 |
| 發(fā)明(設(shè)計)人: | 劉華湘 | 申請(專利權(quán))人: | 賽諾威盛科技(北京)有限公司 |
| 主分類號: | A61B6/00 | 分類號: | A61B6/00 |
| 代理公司: | 北京知果之信知識產(chǎn)權(quán)代理有限公司 11541 | 代理人: | 卜榮麗 |
| 地址: | 100176 北京市大興*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | ct 系統(tǒng) 同步 脈沖 產(chǎn)生 方法 裝置 | ||
1.一種CT系統(tǒng)同步脈沖產(chǎn)生的方法,其特征在于,所述方法包括:
獲取CT掃描架的靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間;
獲取CT掃描架的旋轉(zhuǎn)端上設(shè)置的紅外通訊模塊內(nèi)的FPGA向靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送應(yīng)答序列的時間、應(yīng)答延時、應(yīng)答序列接收時間;
根據(jù)發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間、發(fā)送應(yīng)答序列的時間、應(yīng)答延時、應(yīng)答序列接收時間,確定CT掃描架的靜止端和旋轉(zhuǎn)端的紅外通訊模塊內(nèi)的FPGA通訊交互時間;
根據(jù)通訊交互時間、FPGA時鐘周期,確定CT掃描架的靜止端紅外通訊模塊內(nèi)的FPGA和旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA的計數(shù)值;
根據(jù)設(shè)置的計數(shù)初始值和所述計數(shù)值得到延時時差數(shù)值,確定CT系統(tǒng)同步脈沖;
所述獲取CT掃描架的靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間之前包括:將CT掃描架旋轉(zhuǎn)至特定角度,使靜止端和旋轉(zhuǎn)端的紅外通訊模塊條件對射并形成光學(xué)通訊鏈路。
2.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述根據(jù)通訊交互時間、FPGA時鐘周期,確定CT掃描架的靜止端紅外通訊模塊內(nèi)的FPGA和旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA的計數(shù)值包括:
根據(jù)通訊交互時間確定從靜止端發(fā)送至旋轉(zhuǎn)端的延時時間;
根據(jù)所述延時時間和FPGA時鐘周期,確定CT掃描架的靜止端紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列至旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA的計數(shù)值。
3.根據(jù)權(quán)利要求1所述的方法,其特征在于,所述根據(jù)設(shè)置的計數(shù)初始值和所述計數(shù)值得到延時時差數(shù)值,確定CT系統(tǒng)同步脈沖包括:
根據(jù)所述計數(shù)初始值和所述計數(shù)值,確定靜止端和旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA總計數(shù)值;
根據(jù)所述計數(shù)初始值和總計數(shù)值,確定延時時差數(shù)值;
根據(jù)所述延時時差數(shù)值調(diào)整掃描時序,確定CT系統(tǒng)同步脈沖。
4.一種CT系統(tǒng)同步脈沖產(chǎn)生的裝置,其特征在于,所述裝置包括:
第一獲取模塊,用于獲取CT掃描架的靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間;
第二獲取模塊,用于獲取CT掃描架的旋轉(zhuǎn)端上設(shè)置的紅外通訊模塊內(nèi)的FPGA向靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送應(yīng)答序列的時間、應(yīng)答延時、應(yīng)答序列接收時間;
確定通訊交互時間模塊,用于根據(jù)發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間、發(fā)送應(yīng)答序列的時間、應(yīng)答延時、應(yīng)答序列接收時間,確定CT掃描架的靜止端和旋轉(zhuǎn)端的紅外通訊模塊內(nèi)的FPGA通訊交互時間;
確定計數(shù)值模塊,用于根據(jù)通訊交互時間、FPGA時鐘周期,確定CT掃描架的靜止端紅外通訊模塊內(nèi)的FPGA和旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA的計數(shù)值;
CT同步脈沖確定模塊,用于根據(jù)設(shè)置的計數(shù)初始值和所述計數(shù)值得到延時時差數(shù)值,確定CT系統(tǒng)同步脈沖;
所述獲取CT掃描架的靜止端上設(shè)置的紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列的時間、發(fā)送延時、同步序列接收時間之前包括:將CT掃描架旋轉(zhuǎn)至特定角度,使靜止端和旋轉(zhuǎn)端的紅外通訊模塊條件對射并形成光學(xué)通訊鏈路。
5.根據(jù)權(quán)利要求4所述的裝置,其特征在于,所述確定計數(shù)值模塊包括:
確定延時時間單元,用于根據(jù)通訊交互時間確定從靜止端發(fā)送至旋轉(zhuǎn)端的延時時間;
確定計數(shù)值單元,用于根據(jù)所述延時時間和FPGA時鐘周期,確定CT掃描架的靜止端紅外通訊模塊內(nèi)的FPGA發(fā)送同步序列至旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA的計數(shù)值。
6.根據(jù)權(quán)利要求4所述的裝置,其特征在于,所述CT同步脈沖確定模塊包括:
確定總計數(shù)值單元模塊,用于根據(jù)所述計數(shù)初始值和所述計數(shù)值,確定靜止端和旋轉(zhuǎn)端紅外通訊模塊內(nèi)的FPGA總計數(shù)值;
確定延時時差數(shù)值模塊,用于根據(jù)所述計數(shù)初始值和總計數(shù)值,確定延時時差數(shù)值;
調(diào)整單元,用于根據(jù)所述延時時差數(shù)值調(diào)整掃描時序,確定CT系統(tǒng)同步脈沖。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于賽諾威盛科技(北京)有限公司,未經(jīng)賽諾威盛科技(北京)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010410926.3/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





