[發明專利]乘法器、乘法運算方法、運算芯片、電子設備及存儲介質有效
| 申請號: | 202010322268.2 | 申請日: | 2020-04-22 |
| 公開(公告)號: | CN111522528B | 公開(公告)日: | 2023-03-28 |
| 發明(設計)人: | 李超;林博;朱煒 | 申請(專利權)人: | 星宸科技股份有限公司 |
| 主分類號: | G06F7/523 | 分類號: | G06F7/523;G06N3/04;G06N3/08 |
| 代理公司: | 北京中知法苑知識產權代理有限公司 11226 | 代理人: | 李明;趙吉陽 |
| 地址: | 361005 福建省廈門*** | 國省代碼: | 福建;35 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 乘法器 乘法 運算 方法 芯片 電子設備 存儲 介質 | ||
1.一種乘法器,其特征在于,所述乘法器包括一個乘數預處理模塊、一個編碼模塊、一個加法模塊和一個部分積選擇模塊,其中:
所述乘數預處理模塊,用于根據不同的運算位寬將其接收到的乘數生成不同的編碼輸入值;
所述編碼模塊,用于根據不同的所述編碼輸入值生成不同的編碼值,并根據所述不同的編碼值與接收到的被乘數進行運算得到第一部分積;
所述加法模塊,用于根據所述不同的運算位寬將所述第一部分積進行對應次數的累加,生成不同的第二部分積;
所述部分積選擇模塊,用于根據接收到的輸出位寬選擇性地從所述第一部分積和所述不同的第二部分積中選擇出對應的部分積作為目標部分積并輸出;
所述根據不同的運算位寬將其接收到的乘數生成不同的編碼輸入值,還包括:
所述乘數預處理模塊,還用于:
根據所述不同的運算位寬和預設的編碼基數,將接收到的所述乘數生成依序放置的多組子編碼輸入值,第一組所述子編碼輸入值包括固定零位和乘數位,其余組所述子編碼輸入值包括選擇位和乘數位;
根據所述乘數確定所述乘數位,根據所述運算位寬確定所述選擇位;
所述乘數預處理模塊還包括至少一個選擇器,每個所述選擇器對應其余組所述子編碼輸入值中的一組所述子編碼輸入值,其中,
所述選擇器,用于根據所述不同的運算位寬,生成對應一組所述子編碼輸入值的所述選擇位;
所述根據所述不同的運算位寬,生成對應一組所述子編碼輸入值的所述選擇位,還包括:
當所述運算位寬為一個預設的高運算位寬時,所述選擇器,還用于根據所述高運算位寬,將當前選擇器所對應的子編碼輸入值的前一組子編碼輸入值中處于高位的乘數位作為所述選擇位;
當所述運算位寬為一個預設的低運算位寬時,所述選擇器,還用于根據所述低運算位寬,將固定零位作為所述選擇位。
2.根據權利要求1所述的乘法器,其特征在于,所述編碼模塊采用一個booth編碼模塊,所述根據不同的編碼輸入值生成不同的編碼值,具體為:
所述booth編碼模塊,用于根據所述不同的編碼輸入值生成帶不同的固定偏值的不同的booth編碼值;其中,所述固定偏值與所述運算位寬相對應。
3.根據權利要求1或2所述的乘法器,其特征在于,所述加法模塊還包括一個第一級子加法模塊、一個第二級子加法模塊和一個第三級子加法模塊;其中,
所述編碼模塊選擇性地與所述第一級子加法模塊和所述部分積選擇模塊相連;
所述第一級子加法模塊選擇性地與所述第二級子加法模塊和所述部分積選擇模塊相連;
所述第二級子加法模塊選擇性地與所述第三級子加法模塊和所述部分積選擇模塊相連;
所述第三級子加法模塊與所述部分積選擇模塊相連。
4.根據權利要求1或2所述的乘法器,其特征在于,所述乘數預處理模塊還用于根據接收到的不同符號信息將其接收到的乘數生成不同的編碼輸入值。
5.根據權利要求3中所述的乘法器,其特征在于,所述乘數預處理模塊還用于根據接收到的不同符號信息將其接收到的乘數生成不同的編碼輸入值。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于星宸科技股份有限公司,未經星宸科技股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010322268.2/1.html,轉載請聲明來源鉆瓜專利網。





