[發明專利]一種國產化異構計算加速平臺在審
| 申請號: | 202010253886.6 | 申請日: | 2020-04-02 |
| 公開(公告)號: | CN111611198A | 公開(公告)日: | 2020-09-01 |
| 發明(設計)人: | 于潼;韓華錦;趙文宇;白夢瑩;張文月 | 申請(專利權)人: | 天津七所精密機電技術有限公司 |
| 主分類號: | G06F15/78 | 分類號: | G06F15/78 |
| 代理公司: | 天津盛理知識產權代理有限公司 12209 | 代理人: | 王利文 |
| 地址: | 300131 天*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 國產化 計算 加速 平臺 | ||
1.一種國產化異構計算加速平臺,其特征在于:包括加速器硬件平臺、操作系統層、GPU加速器驅動層、FPGA加速器驅動層、異構加速棧中間件、應用程序和加速庫;所述加速器硬件平臺負責計算存儲資源分配和調度;所述GPU加速器驅動層和FPGA加速器驅動層提供底層硬件內部資源管理接口,供異構平臺中間件調用;所述加速棧中間件將異構系統計算和存儲資源映射到操作系統用戶空間,為頂層應用程序提供標準化的調用接口;所述加速庫提供基本運算并行化以及底層優化,應用程序執行時由主機提交計算內核和執行指令,在設備上的計算單元中執行計算。
2.根據權利要求1所述的一種國產化異構計算加速平臺,其特征在于:所述加速器硬件平臺包括主機端CPU、GPU加速器和FPGA加速器,所述主機端CPU與GPU加速器、FPGA加速器通過PCIe總線相連接實現高速通信功能。
3.根據權利要求1所述的一種國產化異構計算加速平臺,其特征在于:所述主機端包括多核CPU和系統存儲器,多核CPU內置高速緩存和異構體系結構存儲器控制器;所述GPU加速器包括PCIe控制器、存儲器、線程調度引擎、計算單元、視頻加速器、編解碼器和L2緩存;所述FPGA加速器包括PCIe控制器、ARM內核、并行邏輯計算單元、高速互聯總線控制器、DDR存儲器。
4.根據權利要求2或3所述的一種國產化異構計算加速平臺,其特征在于:所述主機端CPU采用飛騰CPU芯片,適配國產銀河麒麟操作系統;所述GPU加速器采用景嘉微電子JM7200芯片;所述FPGA加速器采用復旦微電子JMF7K325T芯片。
5.根據權利要求2或3所述的一種國產化異構計算加速平臺,其特征在于:所述異構加速棧中間件包括異構平臺運行時和異構并行編程框架;所述異構平臺運行時是建立在硬件平臺驅動層之上的一組底層API,將應用程序運行過程中的計算內核動態編譯成底層硬件語言,再將指令隊列和內核發送到設備中運行;所述異構并行編程框架是一種跨平臺的并行編程接口,具備異構資源調度管理、內核生成與執行、內存共享傳輸功能。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于天津七所精密機電技術有限公司,未經天津七所精密機電技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010253886.6/1.html,轉載請聲明來源鉆瓜專利網。





