[發(fā)明專利]用于遠程處理器的異構CPUID偽裝在審
| 申請?zhí)枺?/td> | 202010227072.5 | 申請日: | 2020-03-27 |
| 公開(公告)號: | CN112148369A | 公開(公告)日: | 2020-12-29 |
| 發(fā)明(設計)人: | T·奧普費爾曼;R·C·阿諾德;V·山波霍格;M·W·查諾韋思 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30;G06F9/455 |
| 代理公司: | 上海專利商標事務所有限公司 31100 | 代理人: | 陳依心;黃嵩泉 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 遠程 處理器 cpuid 偽裝 | ||
1.一種系統(tǒng),包括:
第一處理器;以及
第二處理器,所述第二處理器包括:
配置電路,用于啟用遠程處理器標識ID偽裝;
取出電路,用于取出指令;
解碼電路,用于對所述指令解碼,所述指令具有用于指定操作碼和上下文的字段,所述操作碼指示執(zhí)行電路用于:
當遠程處理器ID偽裝被啟用時,訪問存儲至少所述第一處理器的處理器ID信息的處理器ID偽裝數據結構,并且報告由所述上下文標識的處理器的處理器ID信息;以及
當遠程處理器ID偽裝未被啟用時,報告所述第一處理器的處理器ID信息;以及
執(zhí)行電路,用于根據所述操作碼執(zhí)行所述指令。
2.如權利要求1所述的系統(tǒng),其中,所述第一處理器和所述第二處理器是異構的,實現兩個或更多個不同的指令集架構ISA。
3.如權利要求1-2中任一項所述的系統(tǒng),其中,所述上下文包括邏輯處理器ID。
4.如權利要求1-2中任一項所述的系統(tǒng),其中,所述上下文指定特征ID,并且所述處理器ID信息標識所述處理器中的具有所述特征ID的一個或多個處理器。
5.如權利要求1-2中任一項所述的系統(tǒng),所述第二處理器進一步包括:
一個或多個型號專屬寄存器,用于由所述配置電路使用以確定遠程處理器ID指定是否被啟用,所述第二處理器用于取出、解碼和執(zhí)行一個或多個配置指令以對所述一個或多個型號專屬寄存器編程。
6.如權利要求1-4中任一項所述的系統(tǒng),其中,所述指令具有用戶模式和內核模式,用戶軟件通過所述用戶模式發(fā)布所述指令,并且內核軟件通過所述內核模式發(fā)布所述指令。
7.如權利要求1-6中任一項所述的系統(tǒng),其中,所述處理器信息偽裝數據結構由仿真模塊構建。
8.如權利要求1-6中任一項所述的系統(tǒng),其中,所述處理器信息偽裝數據結構由操作系統(tǒng)構建。
9.如權利要求1-6中任一項所述的系統(tǒng),其中,所述處理器用于主控多個異構虛擬機VM。
10.如權利要求9所述的系統(tǒng),其中,所述多個VM中的第一VM用于仿真由所述指令進一步指定的ISA。
11.一種方法,包括:
使用配置電路啟用遠程處理器標識ID偽裝;
使用取出電路取出指令;
使用解碼電路對所述指令解碼,所述指令具有用于指定操作碼和上下文的字段,所述操作碼指示執(zhí)行電路用于:
當遠程處理器ID偽裝被啟用時,訪問存儲所述多個處理器中的每一個的處理器ID信息的處理器ID偽裝數據結構,并且報告由所述上下文標識的處理器的處理器ID信息;以及
當遠程處理器ID偽裝未被啟用時,報告所述第一處理器的處理器ID信息;以及
使用執(zhí)行電路根據所述操作碼執(zhí)行所述指令。
12.如權利要求11所述的方法,其中,所述多個處理器是異構的,實現兩個或更多個不同的指令集架構ISA。
13.如權利要求11-12中任一項所述的方法,其中,所述上下文包括邏輯處理器ID。
14.如權利要求11-12中任一項所述的方法,其中,所述上下文指定特征ID,并且所述處理器ID信息標識所述多個處理器中的具有所述特征ID的一個或多個處理器。
15.如權利要求11-12中任一項所述的方法,其中,所述指令具有用戶模式和內核模式,用戶軟件通過所述用戶模式發(fā)布所述指令,并且內核軟件通過所述內核模式發(fā)布所述指令。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010227072.5/1.html,轉載請聲明來源鉆瓜專利網。





