[發明專利]一種立體網格多渦卷混沌信號發生器有效
| 申請號: | 202010218203.3 | 申請日: | 2020-03-25 |
| 公開(公告)號: | CN111277402B | 公開(公告)日: | 2023-01-24 |
| 發明(設計)人: | 林壯;張朝霞;劉揚 | 申請(專利權)人: | 佛山科學技術學院 |
| 主分類號: | H04L9/00 | 分類號: | H04L9/00 |
| 代理公司: | 廣州嘉權專利商標事務所有限公司 44205 | 代理人: | 蔡偉杰 |
| 地址: | 528000 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 立體 網格 多渦卷 混沌 信號發生器 | ||
1.一種立體網格多渦卷混沌信號發生器,其特征在于,包括:
基本混沌信號產生電路N1,設有x信號輸出端、y信號輸出端、z信號輸出端、-f(x)信號輸入端、-f(y)信號輸入端、f(y)信號輸入端和f(z)信號輸入端;
序列發生器N2,用于產生時滯函數序列f(x)、f(y)和f(z),其的輸入端分別與x信號輸出端、y信號輸出端和z信號輸出端連接,其的輸出端分別與-f(x)信號輸入端、-f(y)信號輸入端、f(y)信號輸入端和f(z)信號輸入端連接;
時滯函數序列為:
,
n為自然數;
所述序列發生器N2包括:運算放大器OP10至OP30、電阻Rx1至Rx9、電阻Ry1至電阻Ry9、電阻Rz1至電阻Rz5;
運算放大器OP10的輸出端分別與電阻Rx9的左端、-f(x)信號輸入端連接,運算放大器OP10的負輸入端分別電阻Rx9的右端、電阻Rx8的左端連接,運算放大器OP11的輸出端分別與電阻Rx8的右端、電阻Rx7的左端連接,運算放大器OP11的負輸入端分別與電阻Rx7的右端、電阻Rx6的左端、電阻Rx5的左端、電阻Rx4的左端、電阻Rx3的左端、電阻Rx2的左端、電阻Rx1的左端連接;
運算放大器OP12的輸出端與電阻Rx1的右端,運算放大器OP12的正輸入端與電壓源Ex1的正極連接,運算放大器OP13的正輸入端與電壓源-Ex1的負極連接,運算放大器OP13的輸出端與電阻Rx2的右端連接;
運算放大器OP14的輸出端與電阻Rx3的右端,運算放大器OP15的正輸入端與電壓源Ex2的正極連接,運算放大器OP15的正輸入端與電壓源-Ex2的負極連接,運算放大器OP15的輸出端與電阻Rx4的右端連接;
運算放大器OP16的輸出端與電阻Rx5的右端,運算放大器OP16的正輸入端與電壓源Ex3的正極連接,運算放大器OP16的正輸入端與電壓源-Ex3的負極連接,運算放大器OP16的輸出端與電阻Rx6的右端連接;
所述運算放大器OP12的負輸入端、運算放大器OP13的負輸入端、運算放大器OP14的負輸入端、運算放大器OP15的負輸入端、運算放大器OP16的負輸入端、運算放大器OP17的負輸入端均與x信號輸出端連接;
所述電壓源Ex1的負極、電壓源-Ex1的正極、電壓源Ex2的負極、電壓源-Ex2的正極、電壓源Ex3的負極、電壓源-Ex3的正極均對地連接;
運算放大器OP26的輸出端分別與f(z)信號輸入端、電阻Rz5的左端連接,運算放大器OP26的負輸入端分別與電阻Rz5的右端、電阻Rz1的右端、電阻Rz2的右端、電阻Rz3的右端、電阻Rz4的右端連接;
運算放大器OP27的輸出端與電阻Rz1的右端,運算放大器OP27的正輸入端與電壓源Ez1的正極連接,運算放大器OP28的正輸入端與電壓源-Ez1的負極連接,運算放大器OP28的輸出端與電阻Rz2的右端連接;
運算放大器OP29的輸出端與電阻Rz3的右端,運算放大器OP29的正輸入端與電壓源Ez2的正極連接,運算放大器OP30的正輸入端與電壓源-Ez2的負極連接,運算放大器OP30的輸出端與電阻Rz4的右端連接;
運算放大器OP27的負輸入端、運算放大器OP28的負輸入端、運算放大器OP29的負輸入端、運算放大器OP30的負輸入端均與z信號輸出端連接;
所述電壓源Ez1的負極、電壓源-Ez1的正極、電壓源Ez2的負極、電壓源-Ez2的正極均對地連接;
運算放大器OP18的輸出端分別與電阻Ry9的左端、-f(y)信號輸入端連接,運算放大器OP18的負輸入端分別與電阻Ry9的右端、電阻Ry8的左端連接,運算放大器OP19的輸出端分別與電阻Ry8的右端、電阻Ry7的左端、f(y)信號輸入端連接,運算放大器OP19的負輸入端分別與阻Ry7的右端、電阻Ry1的左端、電阻Ry2的左端、電阻Ry3的左端、電阻Ry4的左端、電阻Ry5的左端、電阻Ry6的左端連接;
運算放大器OP20的輸出端與電阻Ry1的右端連接,運算放大器OP20的正輸入端與電壓源Ey1的正極連接,運算放大器OP21的輸出端與電阻Ry2的右端連接,運算放大器OP21的正輸入端與電壓源-Ey1的負輸入端連接;
運算放大器OP22的輸出端與電阻Ry3的右端連接,運算放大器OP22的正輸入端與電壓源Ey2的正極連接,運算放大器OP23的輸出端與電阻Ry4的右端連接,運算放大器OP23的正輸入端與電壓源-Ey2的負輸入端連接;
運算放大器OP24的輸出端與電阻Ry5的右端連接,運算放大器OP24的正輸入端與電壓源Ey3的正極連接,運算放大器OP25的輸出端與電阻Ry6的右端連接,運算放大器OP25的正輸入端與電壓源-Ey3的負輸入端連接;
運算放大器OP20的負輸入端、運算放大器OP21的負輸入端、運算放大器OP22的負輸入端、運算放大器OP23的負輸入端、運算放大器OP24的負輸入端、運算放大器OP25的負輸入端均與y信號輸出端連接;
所述電壓源Ey1的負極、電壓源-Ey1的正極、電壓源Ey2的負極、電壓源-Ey2的正極、電壓源Ey3的負極、電壓源-Ey3的正極均對地連接;
電壓源Ex1的電壓為0.1V,電壓源Ex2的電壓為0.3V,電壓源Ex3的電壓為0.5V,電壓源-Ex1的電壓為-0.1V,電壓源-Ex2的電壓為-0.3V,電壓源-Ex3的電壓為-0.5V;
電壓源Ey1的電壓為0.1V,電壓源Ey2的電壓為0.3V,電壓源Ey3的電壓為0.5V,電壓源-Ey1的電壓為-0.1V,電壓源-Ey2的電壓為-0.3V,電壓源-Ey3的電壓為-0.5V;
電壓源Ez1的電壓為1V,電壓源Ez2的電壓為5V,電壓源-Ez1的電壓為-1V,電壓源-Ez2的電壓為-5V;
基本混沌信號產生電路N1包括:運算放大器OP1至OP9、電阻R1至R22、電容C1至C3;
運算放大器OP1的負輸入端分別與電阻R1的右端、電阻R2的右端、電阻R3的左端連接,電阻R2的左端與f(y)信號輸入端連接,運算放大器OP1的輸出端分別與電阻R3的右端、電阻R4的左端連接;
運算放大器OP2的負輸入端分別與電容C1的左端、電阻R5的右端、連接,運算放大器OP2的輸出端分別與電容C1的右端、電阻R5的左端連接;
運算放大器OP3的負輸入端分別與電阻R5的右端、電阻R6的左端連接,運算放大器OP3的輸出端分別與電阻R6的右端、x信號輸出端連接;
運算放大器OP4的負輸入端分別與電阻R7的右端、電阻R8的右端、電阻R9的右端、電阻R10的右端、電阻R11的左端連接,電阻R7的左端與x信號輸出端連接,電阻R8的左端與y信號輸出端連接,電阻R10的左端與f(z)信號輸入端連接,運算放大器OP4的輸出端分別與電阻R11的右端、電阻R12的左端連接,運算放大器OP5的負輸入端分別與電容C2的左端、電阻R12的右端連接,運算放大器OP5的輸出端分別與電容C2的右端、電阻R1的左端、電阻R13的左端連接;
運算放大器OP6的負輸入端分別與電阻R13的右端、電阻R14的左端連接,運算放大器OP6的輸出端分別與電阻R14的右端、y信號輸出端連接;
運算放大器OP7的負輸入端分別與電阻R15的右端、電阻R16的右端、電阻R17的右端、電阻R18的右端、電阻R19的左端連接,電阻R15的左端與y信號輸出端連接,電阻R16的左端與x信號輸出端連接,電阻R17的左端與-f(x)信號輸入端連接,電阻R18的左端與-f(y)信號輸入端連接;
運算放大器OP7的輸出端分別與電阻R19的右端、電阻R20的左端連接;運算放大器OP8的負輸入端分別與電容C3的左端、電阻R20的右端連接,運算放大器OP8的輸出端分別與電容C3的右端、電阻R21的左端、電阻R9的左端連接;
運算放大器OP9的負輸入端分別與電阻R21的右端、電阻R22的左端連接,運算放大器OP9的輸出端分別與電阻R22的右端、z信號輸出端連接;
運算放大器OP1至OP9的正輸入端均對地連接。
2.根據權利要求1所述的一種立體網格多渦卷混沌信號發生器,其特征在于:所述基本混沌信號產生電路N1和序列發生器N2所采用的電阻均為精密可調電阻或者為精密可調電位器。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于佛山科學技術學院,未經佛山科學技術學院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010218203.3/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種高速數據連接器
- 下一篇:一種電機堵轉保護檢測方法、裝置及設備





