[發(fā)明專利]使用頻率檢測的鎖相電路系統(tǒng)的頻率檢測器、設(shè)備和方法在審
| 申請?zhí)枺?/td> | 202010202324.9 | 申請日: | 2020-03-20 |
| 公開(公告)號: | CN111756368A | 公開(公告)日: | 2020-10-09 |
| 發(fā)明(設(shè)計(jì))人: | 高井康浩;M·庫茲民科;M·巴拉克里希南;M·布羅克斯 | 申請(專利權(quán))人: | 美光科技公司 |
| 主分類號: | H03L7/087 | 分類號: | H03L7/087 |
| 代理公司: | 北京律盟知識產(chǎn)權(quán)代理有限責(zé)任公司 11287 | 代理人: | 王龍 |
| 地址: | 美國愛*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 使用 頻率 檢測 電路 系統(tǒng) 檢測器 設(shè)備 方法 | ||
本公開涉及使用頻率檢測的鎖相電路系統(tǒng)的頻率檢測器、設(shè)備和方法。鎖相環(huán)PLL電路被配置為基于參考時鐘信號與反饋時鐘信號之間的比較來調(diào)整偏置電壓的值,并且振蕩器電路被配置為基于所述偏置電壓的所述值來提供所述反饋時鐘信號和相移時鐘信號。頻率檢測器被配置為響應(yīng)于對所述參考時鐘信號與所述反饋時鐘信號之間的頻率偏差的檢測而引起對所述偏置電壓的所述值的調(diào)整。為了避免亞穩(wěn)態(tài),所述頻率檢測器被配置為在檢測所述頻率偏差之前對所述參考時鐘信號或所述反饋時鐘信號中的一個施加異步延遲。
技術(shù)領(lǐng)域
本公開涉及半導(dǎo)體存儲器,尤其涉及半導(dǎo)體存儲器的鎖相電路系統(tǒng)。
背景技術(shù)
半導(dǎo)體存儲器要求高數(shù)據(jù)可靠性、高速存儲器訪問、低功耗以及減小芯片尺寸的特征。在存儲器內(nèi),相對時鐘時序?qū)τ诖_??煽康貍鬏敽徒邮諗?shù)據(jù)可能很重要。在一些示例中,時鐘信號調(diào)整電路系統(tǒng)可能會遇到其中控制信號和時鐘信號的相應(yīng)轉(zhuǎn)變的相對時序可能引起時鐘信號的亞穩(wěn)定性的情況。作為示例,亞穩(wěn)定性可以包含當(dāng)相位或頻率偏差很小或不存在時對時鐘信號中的頻率或相位偏差的錯誤檢測。當(dāng)發(fā)生這種情況時,時鐘信號調(diào)整電路系統(tǒng)可以調(diào)整時鐘信號的特性,以嘗試校正錯誤檢測的相位或頻率偏差,否則可能會導(dǎo)致時鐘信號中出現(xiàn)實(shí)際頻率或相位偏差。在時鐘信號中引入實(shí)際頻率或相位偏差可能會影響裝置執(zhí)行基于時鐘信號的操作的能力的可靠性。
發(fā)明內(nèi)容
本公開的一些實(shí)施例提供一種設(shè)備,所述設(shè)備包含:鎖相環(huán)PLL電路,被配置為基于參考時鐘信號與反饋時鐘信號之間的比較來調(diào)整偏置電壓的值,其中所述PLL電路包括頻率檢測器,所述頻率檢測器被配置為響應(yīng)于對所述參考時鐘信號與所述反饋時鐘信號之間的頻率偏差的檢測而引起對所述偏置電壓的所述值的調(diào)整,其中所述頻率檢測器被配置為在檢測所述頻率偏差之前對所述參考時鐘信號或所述反饋時鐘信號中的一個施加異步延遲;和壓控振蕩器電路,被配置為基于所述偏置電壓的值來提供所述反饋時鐘信號。
本公開的一些實(shí)施例提供一種頻率檢測器,所述頻率檢測器包括:延遲電路,被配置為接收第一信號和第二信號并且對所述第一信號施加延遲以提供延遲的第一信號;第一頻率檢測電路,被配置為接收所述延遲的第一信號并且響應(yīng)于檢測到所述延遲的第一信號的頻率大于所述第二信號的頻率而在第一輸出信號上提供脈沖;以及第二頻率檢測電路,被配置為接收所述第二信號并且響應(yīng)于檢測到所述第二信號的頻率大于所述延遲的第一信號的頻率而在第二輸出信號上提供脈沖。
本公開的一些實(shí)施例提供一種方法,所述方法包括:在頻率檢測器處接收第一信號和第二信號;在第一時間段期間:延遲所述第一信號以提供延遲的第一信號,和將所述延遲的第一信號的頻率與所述第二信號的頻率進(jìn)行比較,以檢測所述第一信號與所述第二信號之間的頻率偏差。響應(yīng)于對頻率偏差的檢測,引起對所述第一信號或所述第二信號中的一個的頻率的改變。
附圖說明
圖1是根據(jù)本公開的實(shí)施例的半導(dǎo)體裝置的示意性框圖。
圖2是根據(jù)本公開的實(shí)施例的PLL和緩沖器電路的一部分的框圖。
圖3是根據(jù)本公開的實(shí)施例的PLL電路的一部分的框圖。
圖4是根據(jù)本公開的實(shí)施例的頻率檢測器的邏輯圖。
圖5是根據(jù)本公開的實(shí)施例的頻率檢測器的邏輯圖。
圖6是描繪根據(jù)本公開的實(shí)施例的分頻器電路的重置操作的示例性時序圖的圖示。
具體實(shí)施方式
下文中陳述特定細(xì)節(jié)以提供對本公開的實(shí)施例的足夠了解。然而,本領(lǐng)域的技術(shù)人員將清楚,本公開的實(shí)施例可以在無這些特定細(xì)節(jié)的情況下被實(shí)踐。此外,本文中所描述的本公開的特定實(shí)施例通過示例方式提供,并且不應(yīng)用于將本公開的范圍限制于這些特定實(shí)施例。在其它實(shí)例中,尚未詳細(xì)展示眾所周知的電路、控制信號、時序協(xié)議及軟件操作以便避免不必要地混淆本公開。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于美光科技公司,未經(jīng)美光科技公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010202324.9/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:鎳鋅電池的制造方法
- 下一篇:前圍上蓋板構(gòu)造
- 同類專利
- 專利分類





