[發明專利]同步整流電路及其控制電路和控制方法有效
| 申請號: | 202010045483.2 | 申請日: | 2020-01-16 |
| 公開(公告)號: | CN111181406B | 公開(公告)日: | 2021-06-08 |
| 發明(設計)人: | 陳超軍;鄧建;金津 | 申請(專利權)人: | 矽力杰半導體技術(杭州)有限公司 |
| 主分類號: | H02M3/335 | 分類號: | H02M3/335;H02M1/08 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 310051 浙江*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 同步 整流 電路 及其 控制電路 控制 方法 | ||
公開了一種同步整流電路及其控制電路和控制方法。通過動態調節同步整流管的驅動電壓和關斷屏蔽時間,使得同步整流管在合適的關斷點關斷,同時具有較快的關斷速度,且避免負電流關斷,從而提高同步整流的效率。并且,該方案的適用性更廣,可靠性更高。
技術領域
本發明涉及電力電子技術領域,尤其涉及同步整流電路及其控制電路和控制方法。
背景技術
為了提高變換器的效率,通常采用同步整流管替代二極管,以構成同步整流電路。由于同步整流管的引線電感的存在,會使得同步整流管提前關斷,從而降低同步整流的效率。現有技術常采用設置一個較高的關斷閾值,當同步整流管的漏源電壓超過關斷閾值時控制同步整流管關斷。但是此方法只通過設計一個固定的較高的關斷閾值,通用性不強,而關斷閾值設計得過高,可能會導致負電流關斷,對系統造成不利影響。
發明內容
有鑒于此,本發明通過控制使得同步整流管在任何條件下均能在合適的關斷點關斷,同時具有較快的關斷速度,且避免負電流關斷。
根據本發明的第一方面,提供了一種應用于同步整流電路的控制方法,包括:
控制所述同步整流電路中同步整流管進入下拉模式,并調節所述同步整流管的驅動電壓的下降幅度;
控制所述同步整流管進入關斷屏蔽模式,并控制所述同步整流管處于所述關斷屏蔽模式的屏蔽時間;以及
在所述關斷屏蔽模式結束后,當所述同步整流管的漏源電壓達到關斷閾值時關斷所述同步整流管,其中
處于所述下拉模式下的所述驅動電壓的下降幅度和所述屏蔽時間根據所述同步整流管在上一周期的工作狀態產生。
優選地,調節所述同步整流管的驅動電壓的下降幅度包括:
控制所述驅動電壓在所述下拉模式中減小至下拉閾值。
優選地,調節所述同步整流管的驅動電壓的下降幅度包括:
控制所述驅動電壓處于所述下拉模式的下拉時間,其中所述驅動電壓在所述下拉時間內受控減小。
優選地,控制方法還包括:
檢測所述同步整流管的體二極管在所述同步整流管關斷時是否處于導通狀態以產生狀態信號;以及
檢測流過所述同步整流管的電流的變化率。
優選地,控制方法還包括:
根據所述狀態信號、所述電流的變化率和當前周期處于下拉模式的驅動電壓的下降幅度調節下一周期處于下拉模式的驅動電壓的下降幅度;以及
根據所述狀態信號、所述電流的變化率和當前周期的屏蔽時間調節下一周期的屏蔽時間。
優選地,該控制方法還包括:當檢測到所述同步整流管的體二極管在所述同步整流管關斷時處于導通狀態,增大下一周期處于下拉模式的驅動電壓的下降幅度,并延長下一周期的屏蔽時間。
優選地,控制方法還包括:當檢測到所述同步整流管的體二極管在所述同步整流管關斷時未處于導通狀態,比較當前周期的電流的變化率和上一周期的電流的變化率,并根據比較結果調節下一周期處于下拉模式的驅動電壓的下降幅度和下一周期的屏蔽時間。
優選地,控制方法還包括:
比較當前周期所述同步整流管的漏源電壓從第一閾值上升至第二閾值的計時時間與上一周期的計時時間;以及
根據所述比較結果調節下一周期處于下拉模式的驅動電壓的下降幅度。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于矽力杰半導體技術(杭州)有限公司,未經矽力杰半導體技術(杭州)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010045483.2/2.html,轉載請聲明來源鉆瓜專利網。





