[發明專利]一種應用于Sigma-Delta調制器中的求和-量化電路在審
| 申請號: | 202010026767.7 | 申請日: | 2020-01-10 |
| 公開(公告)號: | CN111245440A | 公開(公告)日: | 2020-06-05 |
| 發明(設計)人: | 梁潮;周雄;李強 | 申請(專利權)人: | 電子科技大學 |
| 主分類號: | H03M3/02 | 分類號: | H03M3/02;H03M3/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 611731 四川省成*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 應用于 sigma delta 調制器 中的 求和 量化 電路 | ||
1.本發明提出一種應用于前饋型Sigma-Delta調制器中的求和-量化電路,旨在用全無源的方式同時實現求和-量化的功能,其特征在于,還包括:
由MOS開關和電容組成的無源開關電容陣列,用于產生一個正比于輸入電壓與參考電壓加權和的輸出電壓;
電壓比較模塊,用于根據前級開關電容陣列的輸出電壓來產生相應的數字溫度碼;
時鐘控制模塊,用于控制開關電容陣列與比較模塊的工作時序。
2.根據權利要求1所述的一種應用于前饋型Sigma-Delta調制器中的求和-量化電路,其特征在于,所述開關電容陣列的輸入端與待加權求和的各路輸入電壓與參考電壓電性連接,輸出端與所述電壓比較模塊的輸入端電性連接;時鐘產生模塊產生三相控制時鐘,分別為Φ1、Φ2與Φcomp;其中,Φ1與Φ2為一對兩相不交疊時鐘,Φcomp為Φ2的延遲時鐘;Φ1與Φ2與開關電容陣列電性連接,Φcomp與電壓比較模塊電性連接。
3.根據權利要求1所述的一種應用于前饋型Sigma-Delta調制器中的求和-量化電路,其特征在于,所述開關電容陣列有兩個工作相位,由時鐘Φ1與Φ2控制;在Φ1的高相位中,輸入電壓對相應的電容預充電,存儲一定數量的電荷;在Φ2的高相位中,輸入電壓與電容解除電連接,之前預存儲的電荷在參考電壓的影響下進行重分配,產生一個正比于輸入電壓與參考電壓加權和的輸出電壓。
4.根據權利要求1所述的一種應用于前饋型Sigma-Delta調制器中的求和-量化電路,其特征在于,所述電壓比較模塊由若干個比較器組成,具體數量由量化位數確定;每一個比較器對應一個開關電容陣列,其作用是將開關電容陣列的輸出電壓與地(共模電平)相比較以產生邏輯電平,并由鎖存器鎖存;電壓比較模塊的輸出是若干個邏輯電平組成的溫度數字碼,表示輸入電壓的加權和相對于參考電壓的量化結果。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于電子科技大學,未經電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/202010026767.7/1.html,轉載請聲明來源鉆瓜專利網。





