[實用新型]一種雙芯片程序更新裝置有效
| 申請號: | 201921242273.1 | 申請日: | 2019-08-02 |
| 公開(公告)號: | CN210052151U | 公開(公告)日: | 2020-02-11 |
| 發明(設計)人: | 王進城 | 申請(專利權)人: | 愛士惟新能源技術(揚中)有限公司 |
| 主分類號: | G06F8/654 | 分類號: | G06F8/654 |
| 代理公司: | 32103 蘇州創元專利商標事務所有限公司 | 代理人: | 李萍 |
| 地址: | 212200 江蘇省鎮*** | 國省代碼: | 江蘇;32 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 外擴存儲器 芯片 緩沖電路 芯片更新 程序數據 程序更新裝置 雙芯片 狀態時 斷開 連通 更新 本實用新型 芯片間數據 非門電路 數據傳輸 透傳 解析 存儲 引入 | ||
1.一種雙芯片程序更新裝置,包括:第一芯片、第二芯片及用于存儲需要更新的程序數據的外擴存儲器;其特征在于,所述雙芯片程序更新裝置還包括:
第一緩沖電路,其連接于所述第一芯片和所述外擴存儲器之間;
第二緩沖電路,其連接于所述第二芯片和所述外擴存儲器之間;
所述雙芯片程序更新裝置具有第一芯片更新狀態和第二芯片更新狀態,當所述雙芯片程序更新裝置在所述第一芯片更新狀態時,所述第一芯片通過所述第一緩沖電路和所述外擴存儲器連通以獲取所述需要更新的程序數據,所述第二芯片和所述外擴存儲器斷開;當所述雙芯片程序更新裝置在所述第二芯片更新狀態時,所述第二芯片通過所述第二緩沖電路和所述外擴存儲器連通以獲取所述需要更新的程序數據,所述第一芯片和所述外擴存儲器斷開;
所述雙芯片程序更新裝置還包括用于在所述第一芯片更新狀態和所述第二芯片更新狀態之間切換的非門電路。
2.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第一芯片、所述第一緩沖電路和所述第二緩沖電路分別具有OE管腳,所述第一芯片的OE管腳連接于所述第一緩沖電路的OE管腳,所述非門電路連接于所述第一芯片的OE管腳和所述第二緩沖電路的OE管腳之間。
3.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第一芯片、所述第二芯片及所述外擴存儲器分別具有SPI接口,各所述SPI接口分別包括MISO連接端口、MOSI連接端口、CLK連接端口及Slave_Set連接端口;所述第一芯片的CLK連接端口和Slave_Set連接端口連接于所述第一緩沖電路,所述第二芯片的CLK連接端口和Slave_Set連接端口連接于所述第二緩沖電路,所述外擴存儲器的CLK連接端口和Slave_Set連接端口均連接于所述第一緩沖電路和所述第二緩沖電路。
4.根據權利要求3所述的雙芯片程序更新裝置,其特征在于:所述第一芯片的MOSI連接端口和所述第二芯片的MOSI連接端口分別連接于所述外擴存儲器的MOSI連接端口;所述外擴存儲器的MISO連接端口分別連接于所述第一芯片的MISO連接端口和所述第二芯片的MISO連接端口。
5.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第一緩沖電路具有接所述第一芯片的A端口、連接所述外擴存儲器的Y端口及用于切換控制所述A端口能否將數據傳遞到所述Y端口的OE管腳。
6.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第二緩沖電路具有接所述第二芯片的A端口、連接所述外擴存儲器的Y端口及用于切換控制所述A端口能否將數據傳遞到所述Y端口的OE管腳。
7.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第一芯片具有用于連接外部數據傳輸模塊以獲取所述需要更新的程序數據的對外通訊接口。
8.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第二芯片具有輸入監測單元,所述輸入監測單元連接所述非門電路的輸入端。
9.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述第一芯片及第二芯片為微控制器、數字處理器、單片機中的一種。
10.根據權利要求1所述的雙芯片程序更新裝置,其特征在于:所述外擴存儲器為外擴Flash。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于愛士惟新能源技術(揚中)有限公司,未經愛士惟新能源技術(揚中)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201921242273.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:燒錄治具和燒錄裝置
- 下一篇:用于電路板的遠程調試裝置





