[實用新型]一種無人機圖像快速傳輸電路有效
| 申請號: | 201920618745.2 | 申請日: | 2019-04-30 |
| 公開(公告)號: | CN209517371U | 公開(公告)日: | 2019-10-18 |
| 發明(設計)人: | 王宇馳;杜虹玥;何澤聰;朱天成 | 申請(專利權)人: | 中國計量大學 |
| 主分類號: | H04N7/18 | 分類號: | H04N7/18;H04N19/42 |
| 代理公司: | 杭州求是專利事務所有限公司 33200 | 代理人: | 邱啟旺 |
| 地址: | 310018 浙江省*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 微處理器模塊 網絡模塊 電源模塊 電路 無人機圖像 工作電壓 解碼模塊 快速傳輸 圖像信息 圖像信息傳輸 外部輸入電源 本實用新型 電路提供 發送信號 拍攝圖像 顯示設備 信息數據 還原 發送 傳輸 輸出 引入 | ||
1.一種無人機圖像快速傳輸電路,其特征在于,包括網絡模塊、電源模塊、微處理器模塊和解碼模塊;所述電源模塊為整個電路提供工作電壓,所述網絡模塊和解碼模塊均與微處理器模塊相連;網絡模塊通過無線與無人機相連;
所述解碼模塊包括編解碼芯片ADV212、晶振Y2、電容C3-C4、編解碼芯片ADV7301、插座P1-P2、電阻R1-10、非極性電容C23-C26、極性電容C22;
晶振Y2的第一時鐘端口與電容C3的一端相連后接編解碼芯片ADV212的VCLK視頻數據時鐘端口,晶振Y2的第二時鐘端口與電容C4的一端相連后接相連編解碼芯片ADV212的MCLK系統輸入時鐘端口,電容C3的另一端和電容C4另一端均接地;
編解碼芯片ADV212的數據傳輸接口接微處理器模塊的輸出端口,編解碼芯片ADV212的FIELD視頻模式的字段同步端口連微處理器模塊的同步收發端口,編解碼芯片ADV212的VSYNC垂直同步視頻模式端口連微處理器模塊的存儲控制端口,編解碼芯片ADV212的VCLK視頻數據時鐘端口連編解碼芯片ADV7301的像素時鐘輸入端口,編解碼芯片ADV212的DREQ0外部DMA接口的數據請求端口連微處理器模塊的精簡獨立接口,編解碼芯片ADV212的IRQ可編程端口連微處理器模塊的存儲控制端口,編解碼芯片ADV212的ACK直接注冊訪問端口連微處理器模塊的異步收發器串口,編解碼芯片ADV212的RD讀取端口連微處理器模塊的輸出端口,編解碼芯片ADV212的WE寫入端口連微處理器模塊的輸出端口,編解碼芯片ADV212的CS組件選通端口連微處理器模塊的輸出端口,編解碼芯片ADV212的地址總線端口連微處理器模塊的存儲控制端口;
編解碼芯片ADV7301的RESET復位端口分別連極性電容C22的正極和電阻R1的一端,極性電容C22的負極接地,電阻R1另一端接3.3V電壓;編解碼芯片ADV7301的EXT_LF外部非正常鎖相回路端口分別連非極性電容C24的一端和電阻R2的一端,非極性電容C24另一端接3.3V電壓,電阻R2另一端連非極性電容C23的一端,非極性電容C23的另一端接3.3V電壓;編解碼芯片ADV7301的RSET2定時生成器端口連電阻R3的一端,電阻R3的另一端接地;編解碼芯片ADV7301的COMP2像素時鐘輸入端口連非極性電容C25的一端,非極性電容C25的另一端接3.3V電壓;編解碼芯片ADV7301的DAC F模擬藍色輸出端口連電阻R4的一端,電阻R4的另一端接地;編解碼芯片ADV7301的模擬紅色輸出端口DAC E連電阻R5的一端,電阻R5的另一端接地;編解碼芯片ADV7301的DAC D模擬綠色輸出端口連電阻R6的一端,電阻R6的另一端接地;編解碼芯片ADV7301的DACC模擬地面紅色輸出端口連電阻R7的一端,電阻R7的另一端接地;編解碼芯片ADV7301的DAC B模擬地面藍色輸出端口連電阻R8的一端,電阻R8的另一端接地;編解碼芯片ADV7301的DAC A模擬地面綠色輸出端口連電阻R9的一端,電阻R9的另一端接地;編解碼芯片ADV7301的COMP1像素時鐘輸入端口連非極性電容C26的一端,非極性電容C26的另一端接3.3V電壓;編解碼芯片ADV7301的RSET1定時生成器端口連電阻R10的一端,電阻R10的另一端接地;
插頭P1的S0-S9輸入端口分別與編解碼芯片ADV7301的S0-S9輸入端口相連;
插頭P2的Y0-Y9輸入端口分別與編解碼芯片ADV7301的Y0-Y9輸入端口相連;
編解碼芯片ADV7301的C0-C9十位漸進掃描輸入端口與編解碼芯片ADV212的十個視頻數據傳輸端口相連;
編解碼芯片ADV7301的SDA數據輸入端口與微處理器模塊的輸入端口相連;編解碼芯片ADV7301的SCLK時鐘輸入與微處理器模塊的時鐘端口相連;編解碼芯片ADV7301的CLKIN_A像素時鐘輸入端口與編解碼芯片ADV212的VCLK視頻數據時鐘端口相連。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國計量大學,未經中國計量大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201920618745.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種自動調節安防監控裝置
- 下一篇:一種焦爐地下室用移動巡檢設備





