[實用新型]抗工藝偏差的模擬向量-矩陣乘法運算電路有效
| 申請?zhí)枺?/td> | 201920246762.8 | 申請日: | 2019-02-26 |
| 公開(公告)號: | CN209388306U | 公開(公告)日: | 2019-09-13 |
| 發(fā)明(設(shè)計)人: | 王紹迪 | 申請(專利權(quán))人: | 北京知存科技有限公司 |
| 主分類號: | G06F17/16 | 分類號: | G06F17/16 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 100083 北京市*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 矩陣乘法運算 模擬向量 可編程半導(dǎo)體器件 支路 電路 轉(zhuǎn)換 工藝偏差 源極耦合 柵極耦合 并聯(lián) 矩陣 本實用新型 運算放大器 參數(shù)偏差 工作基準 抑制器件 轉(zhuǎn)換裝置 不一致 同行 | ||
1.一種抗工藝偏差的柵極耦合模擬向量-矩陣乘法運算電路,其特征在于,包括:用于執(zhí)行模擬向量-矩陣乘法運算的可編程半導(dǎo)體器件陣列以及具有多個轉(zhuǎn)換支路的轉(zhuǎn)換裝置;
所述可編程半導(dǎo)體器件陣列中,每一行的所有可編程半導(dǎo)體器件的柵極均連接至同一模擬電壓輸入端,多行可編程半導(dǎo)體器件對應(yīng)連接多個模擬電壓輸入端;
每個所述轉(zhuǎn)換支路均包括:用于接收模擬電流輸入信號的模擬電流輸入端以及用于輸出模擬電壓輸出信號的模擬電壓輸出端,所述模擬電壓輸出端對應(yīng)連接一個模擬電壓輸入端,
所述轉(zhuǎn)換支路還包括:多個并聯(lián)的可編程半導(dǎo)體器件,每個所述可編程半導(dǎo)體器件的柵極與漏極相連,并連接至模擬電流輸入端,對應(yīng)產(chǎn)生模擬電壓輸出信號,輸出至所述模擬電壓輸出端;每個所述可編程半導(dǎo)體器件的源極接入第一偏置電壓。
2.根據(jù)權(quán)利要求1所述的抗工藝偏差的柵極耦合模擬向量-矩陣乘法運算電路,其特征在于,
所述可編程半導(dǎo)體器件陣列中,每一列的所有可編程半導(dǎo)體器件的漏極均連接至同一第一端,多列可編程半導(dǎo)體器件對應(yīng)連接多個第一端,每一列的所有可編程半導(dǎo)體器件的源極均連接至同一第二端,多列可編程半導(dǎo)體器件對應(yīng)連接多個第二端,每個所述可編程半導(dǎo)體器件的閾值電壓均可調(diào)節(jié);
其中,所述第一端為偏置電壓輸入端,所述第二端為模擬電流輸出端,
或者,所述第一端為模擬電流輸出端,所述第二端為偏置電壓輸入端。
3.根據(jù)權(quán)利要求2所述的抗工藝偏差的柵極耦合模擬向量-矩陣乘法運算電路,其特征在于,還包括:
編程電路,連接可編程半導(dǎo)體器件陣列中每一個可編程半導(dǎo)體器件的源極、柵極和/或襯底,用于調(diào)控可編程半導(dǎo)體器件的閾值電壓。
4.根據(jù)權(quán)利要求3所述的抗工藝偏差的柵極耦合模擬向量-矩陣乘法運算電路,其特征在于,還包括:電流檢測輸出電路,連接在所述模擬電流輸出端之后,用于對所述模擬電流輸出端輸出的模擬電流輸出信號進行處理和輸出。
5.根據(jù)權(quán)利要求1至4任一項所述的抗工藝偏差的柵極耦合模擬向量-矩陣乘法運算電路,其特征在于,所述可編程半導(dǎo)體器件采用浮柵晶體管。
6.一種抗工藝偏差的源極耦合模擬向量-矩陣乘法運算電路,其特征在于,包括:用于執(zhí)行模擬向量-矩陣乘法運算的可編程半導(dǎo)體器件陣列以及具有多個轉(zhuǎn)換支路的轉(zhuǎn)換裝置;
所述可編程半導(dǎo)體器件陣列中,每一列的所有可編程半導(dǎo)體器件的源極均連接至同一模擬電壓輸入端,多列可編程半導(dǎo)體器件對應(yīng)連接多個模擬電壓輸入端;
每個所述轉(zhuǎn)換支路對應(yīng)連接一個模擬電壓輸入端,用于將一模擬電流輸入信號轉(zhuǎn)換為模擬電壓輸入信號并輸至對應(yīng)的模擬電壓輸入端,
所述轉(zhuǎn)換支路包括:運算放大器以及多個并聯(lián)的可編程半導(dǎo)體器件;
多個可編程半導(dǎo)體器件的漏極均連接至所述運算放大器的反相輸入端,源極均連接至所述運算放大器的輸出端,柵極均連接固定偏壓;
所述運算放大器的正相輸入端連接所述固定偏壓,輸出端連接至對應(yīng)的所述模擬電壓輸入端。
7.根據(jù)權(quán)利要求6所述的抗工藝偏差的源極耦合模擬向量-矩陣乘法運算電路,其特征在于,
所述可編程半導(dǎo)體器件陣列中,每一行的所有可編程半導(dǎo)體器件的柵極均連接至同一偏置電壓輸入端,多行可編程半導(dǎo)體器件對應(yīng)連接多個偏置電壓輸入端,每一列的所有可編程半導(dǎo)體器件的漏極均連接至同一個模擬電流輸出端,多列可編程半導(dǎo)體器件對應(yīng)連接多個模擬電流輸出端,其中,每個所述可編程半導(dǎo)體器件的閾值電壓均可調(diào)節(jié)。
8.根據(jù)權(quán)利要求7所述的抗工藝偏差的源極耦合模擬向量-矩陣乘法運算電路,其特征在于,還包括:
編程電路,連接可編程半導(dǎo)體器件陣列中每一個可編程半導(dǎo)體器件的源極、柵極和/或襯底,用于調(diào)控可編程半導(dǎo)體器件的閾值電壓。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于北京知存科技有限公司,未經(jīng)北京知存科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201920246762.8/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:一種地鐵指引設(shè)備
- 下一篇:一種英語用翻譯整理裝置





